[发明专利]一种实现微控制器芯片的用户debug模式的方法在审

专利信息
申请号: 201710172698.9 申请日: 2017-03-22
公开(公告)号: CN107168867A 公开(公告)日: 2017-09-15
发明(设计)人: 万上宏;叶媲舟;涂柏生 申请(专利权)人: 深圳市博巨兴实业发展有限公司
主分类号: G06F11/36 分类号: G06F11/36
代理公司: 深圳力拓知识产权代理有限公司44313 代理人: 李伟
地址: 518000 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 实现 控制器 芯片 用户 debug 模式 方法
【权利要求书】:

1.一种实现微控制器芯片的用户debug模式的方法,微控制器芯片内部包括芯片代码选项模块(OPTION)、程序存储器(PMEM)、数据存储器(DMEM)、外设模块(PER)、用户debug模式控制模块(DBG_CTRL)、微控制器内核(CORE),外设模块(PER)是包含MCU所有外设的集合,其特征在于,SPI模块是包含于外设集合中的一个子模块,微控制器芯片通过SPI模块与芯片外部进行串行通信,SPI模块内部包括串行接收控制逻辑以及串行发送控制逻辑,串行接收控制逻辑负责完成串行通信调试的接收过程,串行发送控制逻辑负责完成串行通信调试的发送过程,使用微控制器芯片的用户debug模式时,复用SPI通信的3个单向通信端口,SPI模块通过miso输出端口将芯片的数据输出至芯片外部的上位机,SPI模块通过mosi输入端口接收芯片外部的上位机输入的信息。

2.根据权利要求1所述的实现微控制器芯片的用户debug模式的方法,其特征在于,芯片代码选项模块(OPTION)负责整个微控制器芯片中全局性的配置。

3.根据权利要求1所述的实现微控制器芯片的用户debug模式的方法,其特征在于,能够通过芯片的代码选项中的用户debug模式使能信号(dbg_en)使能或者关闭芯片的用户debug模式。

4.根据权利要求2所述的实现微控制器芯片的用户debug模式的方法,其特征在于,当debug模式使能信号(dbg_en)被配置为高电平状态时,SPI模块才被复用来实现用户debug模式。

5.根据权利要求1所述的实现微控制器芯片的用户debug模式的方法,其特征在于,芯片外部的上位机与SPI模块进行串行通信,SPI模块将mosi信号端口上的串行通信数据进行并行化处理,然后通过并行通信总线(pc_bus)与用户debug模式控制模块(DBG_CTRL)进行数据交互。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市博巨兴实业发展有限公司,未经深圳市博巨兴实业发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710172698.9/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top