[发明专利]串行-解串器系统以及用于串行-解串器系统的过采样方法有效

专利信息
申请号: 201480059139.1 申请日: 2014-07-09
公开(公告)号: CN105706174B 公开(公告)日: 2019-08-27
发明(设计)人: P·诺威利尼;A·托尔扎 申请(专利权)人: 赛灵思公司
主分类号: G11C19/00 分类号: G11C19/00;H03M9/00
代理公司: 北京市君合律师事务所 11517 代理人: 顾云峰;吴龙瑛
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种大体涉及串行-解串器的设备。在该设备中,第一串行-解串器(210)具有第一数据路径(251)和数据眼路径(252)。第一数据路径耦接到第一串行-解串器的第一数据输出接口(241)。第二串行-解串器(211)具有第二数据路径(261)。第二数据路径耦接到第二串行-解串器的第二数据输出接口(242)。第一串行-解串器的数据眼路径耦接(220,230)到第二串行-解串器的第二数据路径。还描述了相关的方法。
搜索关键词: serdes 接收器 采样 速率
【主权项】:
1.一种串行‑解串器系统,其特征在于,包括:第一串行-解串器;其中,所述第一串行-解串器具有第一数据路径和数据眼路径;其中,所述第一数据路径和数据眼路径被配置为以有效过采样速率的分数对输入数据信号进行采样;其中,所述第一数据路径耦接到所述第一串行-解串器的第一数据输出接口;第二串行-解串器;其中,所述第二串行-解串器具有第二数据路径;其中,所述第二数据路径耦接到所述第二串行-解串器的第二数据输出接口;以及其中,所述第一串行-解串器的数据眼路径耦接到所述第二串行-解串器的第二数据路径,其中,在所述第一数据输出接口的数据与在所述第二数据输出接口的数据组合,以所述有效过采样速率提供过采样的数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赛灵思公司,未经赛灵思公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201480059139.1/,转载请声明来源钻瓜专利网。

同类专利
  • 串行-解串器系统以及用于串行-解串器系统的过采样方法-201480059139.1
  • P·诺威利尼;A·托尔扎 - 赛灵思公司
  • 2014-07-09 - 2019-08-27 - G11C19/00
  • 一种大体涉及串行-解串器的设备。在该设备中,第一串行-解串器(210)具有第一数据路径(251)和数据眼路径(252)。第一数据路径耦接到第一串行-解串器的第一数据输出接口(241)。第二串行-解串器(211)具有第二数据路径(261)。第二数据路径耦接到第二串行-解串器的第二数据输出接口(242)。第一串行-解串器的数据眼路径耦接(220,230)到第二串行-解串器的第二数据路径。还描述了相关的方法。
  • 支持内存储数据结构的可移位存储器-201180074415.8
  • G.格雷夫;T.P.凯莉;H.库诺;R.E.塔延 - 慧与发展有限责任合伙企业
  • 2011-10-27 - 2017-07-11 - G11C19/00
  • 一种支持内存储数据结构的可移位存储器,所述可移位存储器采用内置的数据移位能力。所述可移位存储器包括如下存储器,所述存储器具有内置移位能力来将数据的邻接子集在存储器内从第一位置移位到第二位置。可移位存储器进一步包括在存储器上定义以包含数据的数据结构,所述数据包括邻接子集。存储器的内置移位能力用于促进在数据结构内的数据的移动、数据的插入以及数据的删除中的一个或多个。
  • 电平移位电路以及利用电平移位电路的半导体装置-201210482802.1
  • 小川晓 - 力晶科技股份有限公司
  • 2012-11-23 - 2017-05-17 - G11C19/00
  • 一种电平移位电路以及利用电平移位电路的半导体装置。该电平移位电路用以当具有一第一电平的一数据输入信号存储于一锁存器后,通过一输出反相器输出具有一第二电平的一数据输出信号,其中上述电平移位电路包括,一电平设定电路,当上述输出数据信号具有一低电压电平时,根据上述输入数据信号的变化将上述输出数据信号设定为一低电压电平。上述电压电平电路耦接至一输出反相器的一输出端,且具有一漏极以及一源极耦接至接地端的一NMOS晶体管,且其中当上述输入数据信号为一高电压位时,上述NMOS晶体管导通。
  • 一种基于可编程基本逻辑单元的数据移位寄存电路-201310038530.0
  • 魏金宝;杨海钢 - 中国科学院电子学研究所
  • 2013-01-31 - 2017-02-08 - G11C19/00
  • 本发明公开了一种基于可编程基本逻辑单元的数据移位电路,其包括2n位移位寄存器、n输入查找表和配置信息存储块;所述2n位移位寄存器包括串联的2n个移位寄存器单元,输入数据在该串联的2n个移位寄存器单元中逐位移动;所述n输入查找表被配置成多路选择开关,其根据从配置信息存储模块输入的移位位数m选择输出第m个移位寄存器单元的输出数据;所述配置信息存储模块,用于存储输入数据的移位位数m,其输出与n输入查找表的输出相连。该数据移位电路是在BLE结构上基于复用BLE内部的可配置CSRAM实现,同时只需要一个时钟信号即可以完成移位寄存器功能。
  • 数据包装装置及数据包装方法-201210027267.0
  • 涂英杰 - 晨星软件研发(深圳)有限公司;晨星半导体股份有限公司
  • 2012-02-08 - 2013-08-14 - G11C19/00
  • 本发明提供一种数据包装装置,用以持续接收一目前数据,包含N个桶状移位器、一控制模块及一包装模块。该控制模块用以根据一先前残余数据的长度决定一移位量,并控制该N个桶状移位器对一目前合并数据依序施以M次桶状移位,以达成该移位量。该包装模块用以合并该先前残余数据及经过该N个桶状移位器的该目前合并数据。该M次桶状移位各自的一移位量皆小于一门槛值,该门槛值与一周期长度相关;该目前合并数据为该目前数据的一部份或全部。N为大于等于2的整数,M为小于等于N的自然数。
  • 寄存器电路模块-201220233413.0
  • 陈峰 - 常州芯奇微电子科技有限公司
  • 2012-05-23 - 2013-01-02 - G11C19/00
  • 本实用新型公开了一种寄存器电路模块,包括:通信电路、寄存器单元、调试电路、快速复位电路和输出电路,所述通信电路、调试电路、寄存器单元和输出电路依次相连接,所述快速复位电路并联在寄存器单元上,所述快速复位电路包括重置电路和信号复位电路,所述输出电路上连接有降噪电路。通过上述方式,本实用新型寄存器电路模块能够减少电路的功耗,稳定性强,可用性高。
  • 移位寄存器、信号线驱动电路、液晶显示装置-201180007991.0
  • 古田成;村上祐一郎;佐佐木宁;山口尚宏;业天诚二郎 - 夏普株式会社
  • 2011-02-10 - 2012-10-17 - G11C19/00
  • 一种移位寄存器,其包括多级的包含触发器的单位电路,各单位电路基于触发器的输出取入同步信号,由此生成本级的输出信号,在上述触发器中设置有:第一开关和第二开关(11、12);以及将被输入的信号锁存而作为触发器的输出的锁存电路(LC),并且第一移位方向信号(UD)经由第一开关(11)输入锁存电路(LC),且第二移位方向信号(UDB)经由第二开关(12)输入锁存电路(LC),在初级和末级以外的各单位电路中,前一级的输出信号被输入第一开关的控制端子,并且后一级的输出信号被输入第二开关的控制端子。由此,能够减少移位寄存器的元件数,实现移位寄存器的小型化和低成本化。
  • 寄存器电路模块-201210161510.8
  • 陈峰 - 常州芯奇微电子科技有限公司
  • 2012-05-23 - 2012-10-10 - G11C19/00
  • 本发明公开了一种寄存器电路模块,包括:通信电路、寄存器单元、调试电路、快速复位电路和输出电路,所述通信电路、调试电路、寄存器单元和输出电路依次相连接,所述快速复位电路并联在寄存器单元上,所述快速复位电路包括重置电路和信号复位电路,所述输出电路上连接有降噪电路。通过上述方式,本发明寄存器电路模块能够减少电路的功耗,稳定性强,可用性高。
  • 移位寄存器和显示装置以及其驱动方法-201080042876.2
  • 小山润 - 株式会社半导体能源研究所
  • 2010-09-21 - 2012-09-19 - G11C19/00
  • 移位寄存器或者包含该移位寄存器的显示装置的功率消耗被降低。时钟信号由多条布线,而不是由一条布线来供应给移位寄存器。该多条布线中的任一条仅在移位寄存器的操作时段的部分时间内,而不是在移位寄存器的整个操作时段内供应时钟信号。因此,由供应时钟信号所引起的容量负载能够得以降低,从而使得移位寄存器的功率消耗降低。
  • 移位寄存器、电子设备、控制方法及软件程序产品-201110318568.4
  • 尤尔根·吉尔灵斯 - NXP股份有限公司
  • 2011-10-19 - 2012-07-04 - G11C19/00
  • 公开了一种移位寄存器(200,400),包括输入(205)、输出(230)以及在输入和输出之间串联连接的多个寄存器单元(210),每个寄存器单元经由节点与相邻单元相连,至少一些所述节点包括多路复用器(220),所述多路复用器(220)具有与下游寄存器单元耦合的输出、以及多个输入,所述多个输入给在与不同的上游寄存器单元耦合,使得可以选择性地绕过移位寄存器的不同长度段,移位寄存器还包括有助于交织数据与解交织数据之间转换的一组并行IO通道(230,410),IO通道各自与所述节点中不同节点耦合,并行IO通道的数目小于移位寄存器中寄存器单元的总数目。
  • 移位寄存器及液晶面板驱动电路-200910311388.6
  • 江建学 - 群康科技(深圳)有限公司;群创光电股份有限公司
  • 2009-12-14 - 2011-06-15 - G11C19/00
  • 本发明提出一种移位寄存器及一种使用该移位寄存器的液晶面板驱动电路。该移位寄存器包括多个第一及第二移位寄存单元,相邻二第一移位寄存单元分别接收一第一及第二时钟信号,相邻二第二移位寄存单元分别接收一第三及第四时钟信号;每一移位寄存单元包括一级联数据输入端、一级联数据输出端、一输出端、一反馈端及一复位端,第M个第二及第N个第一移位寄存单元的输出分别反馈至第N+1个第一及第M个第二移位寄存单元的反馈端,第N个第一及第M个第二移位寄存单元的复位端及级联数据输出端分别对应连接于第N+1个第一及第M+1个第二移位寄存单元的输出端及级联数据输入端。该移位寄存器具有输出信号稳定的特点。
  • 移位寄存电路及显示模块-200910204680.8
  • 曾名骏;蔡宗鉴;邱郁文;郭鸿儒 - 奇美电子股份有限公司;奇晶光电股份有限公司
  • 2009-10-10 - 2011-05-04 - G11C19/00
  • 本发明涉及移位寄存电路及显示模块。一种移位寄存电路包含一栓锁单元、一漏电流抑制单元、一第一输出单元以及一第二输出单元。栓锁单元依据一时钟信号以及一输入信号输出一栓锁信号。漏电流抑制单元与栓锁单元电连接,根据时钟信号以输出栓锁信号。第一输出单元与漏电流抑制单元电连接,并依据栓锁信号以输出一输出信号。第二输出单元与第一输出单元电连接,并依据时钟信号以控制输出信号。
  • 移位寄存器和有源矩阵器件-200980110572.2
  • G·约翰;P·泽贝迪 - 夏普株式会社
  • 2009-03-31 - 2011-02-16 - G11C19/00
  • 一种移位寄存器包括级联连接的级,每个级包括数据锁存器(44)和输出级。该锁存器(44)具有单个数据输入(S),该数据输入在使用时从前级或后级接收数据信号。该输出级包括第一开关(56),当输出级被锁存器激活时该第一开关将时钟信号(CK2)传递至该级输出(GL)。该输出级还包括第二开关(58),当该输出级无效时,第二开关将较低供电电压(Vss)传递至该级输出(GL)。
  • 移位寄存器和显示装置-200880116732.X
  • 大河宽幸;古田成;佐佐木宁;村上祐一郎 - 夏普株式会社
  • 2008-08-18 - 2010-10-20 - G11C19/00
  • 本发明的目的在于:在移位寄存器中,当进行全导通动作时,即使噪声从外部进入,在单元电路内也不会流过直通电流,并且全导通控制信号线的负荷不会变大。当对移位寄存器10的单元电路11施加高电平的全导通控制信号AON时,晶体管T3成为截止状态,因此,晶体管T2不能在第1输出端子OUT1输出导通电压。但是,晶体管T24成为导通状态,导通电压从第1输出端子OUT1输出到外部。另一方面,晶体管T32成为导通状态,因此,截止电压从第2输出端子OUT2输出到下一级单元电路11。此时,晶体管T3保持为截止状态,因此,直通电流不会流到晶体管T24、T3。本发明应用于显示装置、摄像装置的驱动电路等。
  • 移位寄存器-200880116106.0
  • 横山真;古田成;村上祐一郎;佐佐木宁 - 夏普株式会社
  • 2008-08-26 - 2010-10-13 - G11C19/00
  • 本发明的目的是在包括级联连接的多个单元电路的移位寄存器中,即使多个单元电路同时导通而输出高电平的输出信号,也能使所有单元电路瞬间复原到通常动作。当由于移位寄存器10进行误动作,从前级单元电路11和后级单元电路11施加的输出信号同时成为高电平时,单元电路11所内置的误动作复原电路17、18检测出误动作。误动作复原电路17对节点N2施加高电压而强制下拉输出信号OUT。另外,误动作复原电路18使节点N1强制放电,释放电容C1所蓄积的电荷。其结果是:能够使进行误动作的移位寄存器10瞬间复原到通常动作。本发明应用于显示装置、摄像装置的驱动电路等。
  • 移位寄存器-201010202905.9
  • 陈忠君 - 友达光电股份有限公司
  • 2007-12-12 - 2010-09-29 - G11C19/00
  • 本发明公开一种移位寄存器,其包含输入端、输出端、致能控制器、预充电电路、第一开关、第二开关及第三开关,其中,该输入端用以接收一第一驱动信号;该输出端用以输出一第二驱动信号;该致能控制器耦接于该移位寄存器的输入端,用以于接收到该第一驱动信号时,输出一致能信号;该致能信号为该第一驱动信号的反相;该预充电电路包含一输入端、一输出端、一接收模块、一启动模块及一重置模块。接收模块接收该预充电电路所接收的驱动信号并输出给该启动模块。启动模块用以于接收到该驱动信号时,输出一预充电信号。重置模块耦接于该接收模块与该启动模块之间,用以接收一重置信号以重置该预充电信号。本发明的移位寄存器能够有较佳的驱动力。
  • 移位寄存器电路-201010003774.1
  • 徐国华;刘俊欣;陈勇志;林致颖 - 友达光电股份有限公司
  • 2010-01-18 - 2010-06-30 - G11C19/00
  • 一种具有波形削角功能的移位寄存器电路,其包含多级移位寄存器。每一级移位寄存器包含第一输入单元、上拉单元、下拉电路、第二输入单元、控制单元以及波形削角单元。第一输入单元用来根据第一栅极信号输出第一驱动控制电压。上拉单元用来根据第一驱动控制电压上拉第二栅极信号。下拉电路用来下拉第一驱动控制电压与第二栅极信号。第二输入单元用来根据第一栅极信号输出第二驱动控制电压。控制单元用来根据第二驱动控制电压与辅助信号以产生控制信号。波形削角单元用来根据控制信号对第二栅极信号执行波形削角操作。本发明可显著缩小其输出的栅极信号的脉冲下降沿的压差,据以减少馈通效应,也即可减轻画面闪烁现象以提高图像显示品质。
  • 寄存器电路及显示装置驱动电路-200810177074.7
  • 钱栋 - 统宝光电股份有限公司
  • 2008-11-21 - 2010-06-16 - G11C19/00
  • 本发明披露了一种寄存器电路及显示装置驱动电路,包括:一定时电路,受控于一外部控制信号,而接收一外部定时信号并发出一第一定时信号及一第二定时信号,其中第一定时信号与第二定时信号为反相的两个信号;两个晶体管,受控于第一定时信号及第二定时信号,使得两个晶体管中的一个导通以接收一起始脉冲信号并发出一脉冲信号,其中两个晶体管之间不相通;一信号输出元件,接收脉冲信号并发出一输出信号;以及,两个开关元件,受控于外部控制信号,使得两个开关元件中的一个导通以接收并发出输出信号。
  • 移位寄存器、显示装置及移位寄存器的驱动方法-200910179029.X
  • 音濑智彦 - NEC液晶技术株式会社
  • 2009-10-09 - 2010-06-02 - G11C19/00
  • 一种移位寄存器、显示装置及移位寄存器的驱动方法。在高精细或像素结构水平排列的显示装置中,实现窄间距化和窄边框化。显示装置的扫描电路中的移位寄存器,具有第1输出电路(31)、第2输出电路(32)、第1控制信号线(51)和第2控制信号线(52)。第1输出电路(31)由第1时钟信号(CLK1)控制,向第1输出信号线(41)输出信号。第2输出电路(32)由相位与第1时钟信号(CLK1)不同的第2时钟信号(CLK2)控制,向第2输出信号线(42)输出信号。第1控制信号线(51)和第2控制信号线(52)与第1输出电路(31)和第2输出电路(32)连接。
  • 移位寄存器的级、栅线驱动器、阵列基板和液晶显示装置-200810222551.7
  • 韩承佑 - 北京京东方光电科技有限公司
  • 2008-09-19 - 2010-03-24 - G11C19/00
  • 本发明涉及一种移位寄存器的级、栅线驱动器、阵列基板和液晶显示装置,该移位寄存器的级包括:上拉模块,根据从第一低压信号输入端、第二低压信号输入端和高压信号输入端输入的信号,向输出端输出驱动信号;下拉模块,向输出端输出关断信号;上拉驱动模块,根据从输入端输入的信号,驱动上拉模块;下拉驱动模块,根据从复位信号输入端输入的信号,驱动下拉模块;从第一低压信号输入端输入的信号和从第二低压信号输入端输入的信号为相位相反的信号,从第一低压信号输入端输入的信号和从高压信号输入端输入的信号为相位相同的信号。本发明向移位寄存器内输入低压信号的方法防止薄膜晶体管的栅极门限电压上升的缺陷。
  • 包括多个级电路单元的移位寄存器-200810118058.0
  • 韩承佑 - 北京京东方光电科技有限公司
  • 2008-08-07 - 2010-02-10 - G11C19/00
  • 本发明涉及一种包括多个级电路单元的移位寄存器,其中各个级电路单元包括脉冲输出模块、复位模块、第一下拉模块与第二下拉模块,各个级电路单元接收频率相同电平相反的第一时钟信号和第二时钟信号,当级电路单元的输入信号为低电平时,第一下拉模块根据第一时钟信号的高电平信号用于向脉冲输出模块的状态输入端和信号输出端输出低电平信号;当级电路单元的输入信号为低电平时,第二下拉模块根据第二时钟信号的高电平信号用于向脉冲输出模块的状态输入端和信号输出端输出低电平信号。本发明移位寄存器通过使第一下拉模块和第二下拉模块,交替地向脉冲输出模块的状态输入端和信号输出端输出低电平,从而克服了现有技术的缺陷。
  • 具双向传输机制的移位缓存器电路-200910160666.2
  • 林志隆;涂俊达;陈勇志 - 友达光电股份有限公司
  • 2009-07-29 - 2009-12-30 - G11C19/00
  • 本发明公开了一种移位缓存器电路,所述移位缓存器电路包含多级移位缓存器以提供多个栅极信号,每一级移位缓存器包含上拉单元、进位单元、进位控制单元、输入单元与下拉单元。上拉单元用来根据驱动控制电压及第一频率以上拉栅极信号。进位单元根据驱动控制电压及第一频率产生前置启始脉冲信号。进位控制单元用以将前置启始脉冲信号输出为下传启始脉冲信号或上传启始脉冲信号。输入单元用以将启始脉冲信号输入为驱动控制电压。下拉单元用来下拉栅极信号、前置启始脉冲信号与驱动控制电压。本发明移位缓存器电路具有双向传输机制,可以降低显示画面的云纹效应以改善画面质量,并可显著缩减各级移位缓存器之间的走线布局面积以降低成本。
  • 显示装置的移位寄存器-200910159190.0
  • 赖威任 - 友达光电股份有限公司
  • 2009-07-22 - 2009-12-23 - G11C19/00
  • 移位寄存器包含复数级串接的移位寄存单元,每一级移位寄存单元包含一输入电路、一提升电路,以及一下拉电路。移位寄存单元于一输入端接收一输入电压,并于一输出端提供一输出电压。输入电路依据输入电压来控制一第一时钟信号和一第一节点之间的信号导通路径。提升电路依据第一节点的电位来控制一第二时钟信号和输出端之间的信号导通路径。下拉电路包含一下拉单元和一控制单元。下拉单元依据第二节点的电位来维持第一节点或输出端的电位。控制单元依据第一时钟信号、第二时钟信号和第一节点的电位来维持第二节点的电位。在本发明的液晶显示装置中,下拉电路能以较少元件来进行下拉运作,不但能简化电路布局,同时还能有效地维持输出端OUT的电位。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top