[实用新型]一种适用于SoC芯片的多功能低电平复位电路有效

专利信息
申请号: 201420316975.0 申请日: 2014-06-13
公开(公告)号: CN203909710U 公开(公告)日: 2014-10-29
发明(设计)人: 陈庆宇;吴龙胜;宫瑶 申请(专利权)人: 中国航天科技集团公司第九研究院第七七一研究所
主分类号: G06F1/24 分类号: G06F1/24
代理公司: 西安通大专利代理有限责任公司 61200 代理人: 徐文权
地址: 710068 *** 国省代码: 陕西;61
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种适用于SoC芯片的多功能低电平复位电路,包括延迟电路、异步复位同步释放电路及与门电路,异步复位同步释放电路包括第一寄存器及第二寄存器,将外部复位信号经过滤波和防抖动处理后,传输至同步复位异步释放电路,同步复位异步释放电路输出复位信号连接至所有需要预先复位的SoC功能模块,待这些模块复位完成后,再经与门输出SoC系统复位信号。本实用新型充分考虑了SoC功能模块不同的复位需求,提供差异化的复位顺序,增强了复位功能的灵活性。
搜索关键词: 一种 适用于 soc 芯片 多功能 电平 复位 电路
【主权项】:
一种适用于SoC芯片的多功能低电平复位电路,其特征在于,包括延迟电路(101)、异步复位同步释放电路(102)及与门电路(103),异步复位同步释放电路(102)包括第一寄存器(104)及第二寄存器(105),SoC芯片的复位管脚与延迟电路(101)的输入端相连接,延迟电路(101)的输出端与第一寄存器(104)的异步复位端及第二寄存器(105)的异步复位端相连接,第一寄存器(104)的时钟输入端及第二寄存器(105)的时钟输入端均与SoC芯片的时钟信号输出端相连接,第一寄存器(104)的输入端连接有高电平信号源,第一寄存器(104)的输出端与第二寄存器(105)的输入端相连接,第二寄存器(105)的输出端分别与与门电路(103)的一个输入端及SoC芯片上预先复位的功能模块的复位端相连接,与门电路(103)的另一个输入端与SoC芯片上的预先复位完成标志信号ini_done输出端相连接,与门电路(103)的输出端与SoC芯片上后复位的功能模块的复位端相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第九研究院第七七一研究所,未经中国航天科技集团公司第九研究院第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201420316975.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top