[发明专利]ISO/IEC 14443协议中卡片通讯解调后波形整形电路有效
申请号: | 201410525673.9 | 申请日: | 2014-10-09 |
公开(公告)号: | CN105577149B | 公开(公告)日: | 2018-08-14 |
发明(设计)人: | 丁兆健 | 申请(专利权)人: | 上海华虹集成电路有限责任公司 |
主分类号: | H03K5/01 | 分类号: | H03K5/01 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 戴广志 |
地址: | 201203 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种ISO/IEC 14443协议中卡片通讯解调后波形整形电路,包括:输入同步逻辑单元,用于将模拟解调的信号在数字逻辑工作时钟域内同步;凹槽宽度计数器,与输入同步逻辑单元的输出端相连接,对所述输入同步逻辑单元输出的同步后的信号进行计数;并实时输出所计算的表示凹槽宽度的时钟个数;整形逻辑单元,根据当前接收信号的波特率设置一个表示凹槽宽度的时钟个数值,当整形逻辑单元内部设置的表示凹槽宽度的时钟个数与所接收的凹槽宽度计数器输出的表示凹槽宽度的时钟个数相匹配时,自动将凹槽信号拉高,产生一个符合ISO/IEC 14443协议要求的凹槽信号。本发明能够大大提高通讯成功率,并且分担模拟解调压力。 | ||
搜索关键词: | iso iec 14443 协议 卡片 通讯 解调 波形 整形 电路 | ||
【主权项】:
1.一种ISO/IEC 14443协议中卡片通讯解调后波形整形电路,其特征在于,包括:一输入同步逻辑单元,用于将模拟解调的信号在数字逻辑工作时钟域内同步;一凹槽宽度计数器,与所述输入同步逻辑单元的输出端相连接,对所述输入同步逻辑单元输出的同步后的信号进行计数;并实时输出所计算的表示凹槽宽度的时钟个数;一整形逻辑单元,分别与所述输入同步逻辑单元和凹槽宽度计数器的输出端相连接,根据当前接收信号的波特率设置一个表示凹槽宽度的时钟个数值,用于产生一个符合ISO/IEC 14443协议要求的凹槽宽度;当所述整形逻辑单元内部设置的表示凹槽宽度的时钟个数与所接收的所述凹槽宽度计数器输出的表示凹槽宽度的时钟个数相匹配时,自动将凹槽信号拉高,产生一个符合ISO/IEC 14443协议要求的凹槽信号;并将该符合ISO/IEC 14443协议要求的的凹槽信号传递给解码单元。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹集成电路有限责任公司,未经上海华虹集成电路有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410525673.9/,转载请声明来源钻瓜专利网。
- 上一篇:半导体装置
- 下一篇:带电动装置运行轨道的光伏发电系统