[发明专利]具有低功率数字信号处理(DSP)模式的通用处理单元有效

专利信息
申请号: 201410347752.5 申请日: 2014-07-21
公开(公告)号: CN104331528B 公开(公告)日: 2018-07-20
发明(设计)人: A·J·穆夫;P·E·沙德特;R·A·希勒;M·R·塔布斯 申请(专利权)人: 格芯公司
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 北京市金杜律师事务所 11256 代理人: 酆迅;张昊
地址: 开曼群岛*** 国省代码: 开曼群岛;KY
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种方法和电路布置利用具有低功率DSP模式的通用处理单元,该低功率DSP模式用于重新配置通用处理单元以用减少的功率消耗高效地执行DSP工作量。在DSP模式中时,可以停用数据高速缓存、执行单元和同时多线程中的一项或者多项以减少功率消耗并且提供用于DSP工作量的性能。另外,可以停用用于寄存器文件的用于支持多线程化的分割以及寄存器重命名功能,以提供用于与DSP工作量使用的扩展的寄存器集合。作为结果,通用处理单元可以具有功率消耗减少的用于DSP工作量的增强的性能,而又未牺牲用于其它非DSP/通用工作量的性能。
搜索关键词: 具有 功率 数字信号 处理 dsp 模式 通用 单元
【主权项】:
1.一种集成电路设备,包括:多线程化的通用处理单元,包括多个硬件线程,所述多线程化的通用处理单元包括:具有寄存器文件的辅助执行单元,所述寄存器文件被分割成与所述多个硬件线程分别关联的多个寄存器分区;第一和第二定点执行单元;L1数据高速缓存和L2高速缓存;以及数据有效到实际地址翻译DERAT单元;以及控制逻辑,耦合到所述多线程化的通用处理单元并且被配置为有选择地配置所述多线程化的通用处理单元以在所述多线程化的通用处理单元执行数字信号处理DSP算法期间在低功率DSP模式中操作,使得在执行DSP算法期间减少所述多线程化的通用处理单元的功率消耗,其中在所述多线程化的通用处理单元被配置为处于所述低功率DSP模式中时,所述控制逻辑被配置为:使所述第二定点执行单元、所述L1数据高速缓存和所述DERAT单元减少功率;绕过所述L1数据高速缓存,使得在所述寄存器文件与所述L2高速缓存之间直接传达在执行所述DSP算法期间使用的数据;停用寄存器重命名;停用多线程化,使得在所述多个硬件线程之中的仅单个硬件线程激活;以及向所述单个硬件线程提供对所述多个寄存器分区的访问。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于格芯公司,未经格芯公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410347752.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top