[发明专利]一种MCU芯片分频时钟校正装置及方法有效

专利信息
申请号: 201410347218.4 申请日: 2014-07-21
公开(公告)号: CN104122936B 公开(公告)日: 2017-06-13
发明(设计)人: 齐凡;谢韶波;温志超 申请(专利权)人: 深圳市芯海科技有限公司
主分类号: G06F1/14 分类号: G06F1/14
代理公司: 深圳市凯达知识产权事务所44256 代理人: 刘大弯
地址: 518067 广东省深圳市南山*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种MCU芯片分频时钟校正装置及方法,其该装置包括有时钟模块,时钟分频电路,校正寄存器,校正接口、存储器及校正装置,其中,时钟模块,时钟分频电路,校正寄存器,校正接口、存储器设置于芯片内部,校正装置设置于芯片外部;在时钟校正时,由外部的校正装置将校正值通过校正接口写入校正寄存器,时钟模块根据校正值调整时钟,经过时钟分频电路将时钟输出,外部校正装置根据时钟输出,调整校正值直到找到时钟偏差最小的校正值,并计算出与实际频率之间的偏差值,将校正值和时钟偏差写入芯片内部存储器中。本发明利用时钟晶振的偏差值来实现时钟精度的提高,可以在现有的时钟振荡器的精度的基础上大大提高时钟精度。克服了由外部设备写入固定校正值的做法所带来精度的限制,且对芯片本身不需要进行电路升级,节省外部晶振和外部IO。
搜索关键词: 一种 mcu 芯片 分频 时钟 校正 装置 方法
【主权项】:
一种MCU芯片分频时钟校正方法,其特征在于在时钟校正时,由外部的校正装置将校正值通过校正接口写入校正寄存器,时钟模块根据校正值调整时钟,经过时钟分频电路将时钟输出,外部校正装置根据时钟输出,调整校正值直到找到时钟偏差最小的校正值,并计算出与实际频率之间的偏差值,将校正值和时钟偏差写入芯片内部存储器中;所述时钟模块的偏差可以通过测试输出时钟多个周期的方法达到很高的精度;所述精度的调整方法为:精度=fout/(ftest*N),其中fout为被测试晶振的输出频率,ftest为外部测试电路的时钟,大于等于10*fout,N为被测试晶振的周期;当实际设置定时器时钟或者是通信频率时,先根据偏差值算出实际的晶振频率,然后可以根据实际的晶振频率调整定时器的分频系数;fdesign为内部晶振的时钟设计值,M为理论上的分频系数,fdiv为要求的分频时钟,那么芯片的实际振荡频率为freal=M*fout,先根据实际晶振频率计算出偏差值,delta=freal/fdesign‑1,将偏差值写入芯片的存储器中,当实际设置定时器时钟或者是通信频率时可以根据实际的晶振频率调整定时器的分频系数,实际分频系数=fdesign*(1‑delta)/fdiv。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市芯海科技有限公司,未经深圳市芯海科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410347218.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top