[发明专利]一种高速低功耗的CMOS全加器及其运算方法有效

专利信息
申请号: 201310156562.0 申请日: 2013-04-28
公开(公告)号: CN103227635A 公开(公告)日: 2013-07-31
发明(设计)人: 贾嵩;吕世公;刘黎;王源;张钢刚 申请(专利权)人: 北京大学
主分类号: H03K19/0948 分类号: H03K19/0948
代理公司: 北京路浩知识产权代理有限公司 11002 代理人: 王莹
地址: 100871*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种高速低功耗的CMOS全加器及其运算方法,所述全加器包括:异或和同或产生电路、进位输出电路和求本位和电路;异或和同或产生电路用于产生中间信号:异或信号P和同或信号异或和同或产生电路和进位输出电路共同产生进位输出信号;异或和同或产生电路、进位输出电路和求本位和电路共同产生CMOS全加器的本位和输出信号。本发明在保证传统CMOS全加器良好的驱动能力和健壮性的同时,减少全加器的中间节点和电容,减小输入信号的负载,减少使用晶体管的数量,在提高速度的同时,也降低功耗。当全加器单元构成N位纹波进位加法器链的时候,这种高速和低功耗的优势将更加明显。
搜索关键词: 一种 高速 功耗 cmos 全加器 及其 运算 方法
【主权项】:
1.一种高速低功耗的CMOS全加器,其特征在于,所述CMOS全加器包括:异或和同或产生电路(1)、进位输出电路(2)和求本位和电路(3);所述异或和同或产生电路(1)用于产生中间信号,包括:PMOS管Mp1,Mp2,Mp3和NMOS管Mn1,Mn2,Mn3共6个晶体管,所述中间信号包括异或信号P和同或信号所述异或和同或产生电路(1)和所述进位输出电路(2)共同产生进位输出信号,其中所述进位输出电路(2)包括:第一PMOS通路和第一NMOS通路串联,再连接第一反相器产生进位输出信号;所述异或和同或产生电路(1)、所述进位输出电路(2)和所述求本位和电路(3)共同产生所述CMOS全加器的本位和输出信号,其中所述求本位和电路(3)包括:第二PMOS通路和第二NMOS通路串联,再连接第二反相器产生本位和输出信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310156562.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top