[发明专利]检测电路延时和时序的方法及采用该方法校准延时的方法有效
申请号: | 201010600544.3 | 申请日: | 2010-12-22 |
公开(公告)号: | CN102571041A | 公开(公告)日: | 2012-07-11 |
发明(设计)人: | 董乔华 | 申请(专利权)人: | 上海华虹NEC电子有限公司 |
主分类号: | H03K5/13 | 分类号: | H03K5/13 |
代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 丁纪铁 |
地址: | 201206 上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种检测电路延时和时序的方法,其包含如下步骤:1)将主时序信号和待检测的延时时序信号进行逻辑与操作,产生测试时序信号;2)对所述测试时序信号的延时边沿进行计数,并根据主时序信号的下降沿和第一个计数器产生计数使能信号,所述计数使能信号用于驱动逻辑电路分时进行采用计数值,分析计数值并判断;3)采用以下标准进行判断,当计数值大于等于固定周期时,判断时序正确;小于固定周期时,时序错误;4)变换主时序信号的周期,重复操作步骤1)至3),进行多次逼近找到时序正确和时序错误的临界点,该临界点所对应的周期即为所述待检测的延时时序信号的实际延时。本发明还公开了一种校准延时的方法以及延时检测电路。 | ||
搜索关键词: | 检测 电路 延时 时序 方法 采用 校准 | ||
【主权项】:
一种检测电路延时和时序的方法,其特征在于,包含如下步骤:1)将主时序信号和待检测的延时时序信号进行逻辑与操作,产生测试时序信号;2)利用第二计数器对所述测试时序信号的延时边沿进行计数,同时根据主时序信号的下降沿和第一个计数器产生使能信号,所述使能信号用于驱动逻辑电路分时进行采样计数值,分析计数值并进行判断,所述计数使能信号的高电平时长为所述主时序信号的固定周期;3)采用以下标准对计数结果进行判断,当计数值大于或等于所述固定周期时,判断时序正确;当计数值小于所述固定周期时,判断时序错误,其中时序正确表示延时小于主时序信号的周期;4)变换主时序信号的周期,重复操作步骤1)至3),通过多次逼近找到时序正确和时序错误的临界点,该临界点所对应的周期即为所述待检测的延时时序信号的实际延时。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹NEC电子有限公司,未经上海华虹NEC电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010600544.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种抑制多模式低频振荡的PSS参数优化方法
- 下一篇:生产薄电池的方法