[发明专利]一种数字电路实现多路比较的方法和装置无效
| 申请号: | 201010212191.X | 申请日: | 2010-06-18 |
| 公开(公告)号: | CN102291107A | 公开(公告)日: | 2011-12-21 |
| 发明(设计)人: | 王惠忠 | 申请(专利权)人: | 中兴通讯股份有限公司 |
| 主分类号: | H03K5/24 | 分类号: | H03K5/24 |
| 代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 李健;龙洪 |
| 地址: | 518057 广东省深圳市南山*** | 国省代码: | 广东;44 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开了一种数字电路实现多路比较的方法和装置,此方法包括:使用M级比较模块实现N个原始信元的比较,M大于等于2,N大于等于2,所述方法包括:将所述N个原始信元分成P1组,分别输入第1级比较模块的P1个全比较器中,每个全比较器对输入到其中的若干个信元进行全比较后输出满足比较法则的一个信元,第1级比较模块共输出P1个信元;对i=1...M-1,将第i级比较模块的Pi个全比较器输出的共Pi个信元分成Pi+1组,分别输入到第i+1级比较模块的Pi+1个全比较器,输出Pi+1个信元;PM=1;第M级比较模块的输出信元为最终比较结果。本发明大大降低了比较器资源的使用,优化了时序,使得在ASIC和FPGA中的硬件实现变得可行。 | ||
| 搜索关键词: | 一种 数字电路 实现 比较 方法 装置 | ||
【主权项】:
一种数字电路实现多路比较的方法,其特征在于,包括:使用M级比较模块实现N个原始信元的比较,M大于等于2,N大于等于2,所述方法包括:将所述N个原始信元分成P1组,分别输入第1级比较模块的P1个全比较器中,每个全比较器对输入到其中的若干个信元进行全比较后输出满足比较法则的一个信元,第1级比较模块共输出P1个信元;对i=1...M‑1,将第i级比较模块的Pi个全比较器输出的共Pi个信元分成Pi+1组,分别输入到第i+1级比较模块的Pi+1个全比较器,输出Pi+1个信元;PM=1;第M级比较模块的输出信元为最终比较结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中兴通讯股份有限公司,未经中兴通讯股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010212191.X/,转载请声明来源钻瓜专利网。
- 上一篇:车位状态的检测方法及装置
- 下一篇:一种车辆定位系统及方法





