[发明专利]半导体集成电路器件及其工作方法有效
申请号: | 201010003179.8 | 申请日: | 2010-01-14 |
公开(公告)号: | CN101783168A | 公开(公告)日: | 2010-07-21 |
发明(设计)人: | 小松成亘;山冈雅直;前田德章;森本薰夫;岛崎靖久 | 申请(专利权)人: | 株式会社瑞萨科技 |
主分类号: | G11C11/41 | 分类号: | G11C11/41;G11C11/413 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;于英慧 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种半导体集成电路器件,其包括多条字线(wl[0]~)、多条位线(bt[0]、bb[0]~)、多个常规存储单元(MEMCELL)、存取控制电路(WD、CTRL)、多个读出放大器(SA)、第一和第二复制位线(rplbt[0]、[1])、第一和第二复制存储单元(RPLCELL)、第一和第二逻辑电路(INV0、1)。分别在第一和第二复制位线上连接第一和第二复制存储单元,在第一和第二复制位线(rplbt[0]、[1])上分别连接第一和第二逻辑电路(INV0、1)的输入,从第二逻辑电路的输出生成读出放大器使能信号(sae),该信号(sae)被提供给多个读出放大器(SA)。即使使用了复制位线的存储器的存储容量大容量化,也能减少读出放大器使能信号的生成定时的变化。 | ||
搜索关键词: | 半导体 集成电路 器件 及其 工作 方法 | ||
【主权项】:
一种半导体集成电路器件,其包括:在行方向上大致平行配置的多条字线;在列方向上大致平行配置的多条位线;与上述多条字线和上述多条位线相连接的多个常规存储单元;能够响应地址信号来选择上述多条字线中的任意一条字线的存取控制电路;以及与上述多条位线相连接的多个读出放大器,其特征在于,上述半导体集成电路器件还包括第一复制位线、第二复制位线、第一复制存储单元、第二复制存储单元、第一逻辑电路以及第二逻辑电路,上述第一复制位线上连接有上述第一复制存储单元,上述第二复制位线上连接有上述第二复制存储单元,上述第一复制位线上连接有上述第一逻辑电路的输入端子,上述第一逻辑电路的输出端子与上述第二复制位线相连接,上述第二复制位线上连接有上述第二逻辑电路的输入端子,从上述第二逻辑电路的输出端子生成读出放大器使能信号,上述读出放大器使能信号被提供给上述多个读出放大器,从而上述多条位线的多个读出信号被上述多个读出放大器放大,从上述多个读出放大器的多个输出端子生成多个读出数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社瑞萨科技,未经株式会社瑞萨科技许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201010003179.8/,转载请声明来源钻瓜专利网。
- 上一篇:滤波器系数的确定方法和装置
- 下一篇:高压节电调压器