[发明专利]半导体集成电路器件的制造方法有效
申请号: | 200910139008.5 | 申请日: | 2009-05-13 |
公开(公告)号: | CN101592871A | 公开(公告)日: | 2009-12-02 |
发明(设计)人: | 田中稔彦 | 申请(专利权)人: | 株式会社瑞萨科技 |
主分类号: | G03F7/20 | 分类号: | G03F7/20;G03F1/14;G03F1/08;H01L21/02 |
代理公司: | 北京市金杜律师事务所 | 代理人: | 王茂华;于英慧 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种半导体集成电路器件的制造方法,在产生了相位缺陷(211)的开口图案(204)附近的吸收层(203)上形成具有比开口图案(204)细微的开口直径的辅助图案(301)。该辅助图案(301)是用于调整在晶片上的光致抗蚀剂膜上复制开口图案(204)时的曝光光量的图案。 | ||
搜索关键词: | 半导体 集成电路 器件 制造 方法 | ||
【主权项】:
1.一种半导体集成电路器件的制造方法,包括以下工序:(a)准备在主面上形成有光致抗蚀剂膜的半导体晶片;(b)将上述半导体晶片配置在具有反射型光学系统的投影曝光系统的晶片载置台上;(c)将具有第一图案和第二图案的反射型掩模提供到上述投影曝光系统的预定位置上,其中,上述第一图案由反射预定波长的光的反射层和形成在上述反射层上且吸收上述预定波长的光的吸收层形成,上述第二图案由反射上述预定波长的光的反射层和形成在上述反射层上且吸收上述预定波长的光的吸收层形成;(d)根据上述反射型掩模的上述第一图案和上述第二图案,用上述预定波长的光对上述半导体晶片的光致抗蚀剂膜进行曝光,其中:形成上述反射型掩模的上述第一图案的上述吸收层具有露出上述反射层且与上述第一图案对应的第一开口图案和形成在上述第一开口图案的周围且与上述第一开口图案不同的辅助图案,形成上述反射型掩模的上述第二图案的上述吸收层具有露出上述反射层且与上述第二图案对应的第二开口图案,且在上述第二开口图案的周围不具有与上述第二开口图案不同的辅助图案。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社瑞萨科技,未经株式会社瑞萨科技许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/200910139008.5/,转载请声明来源钻瓜专利网。
- 上一篇:负极以及包括该负极的二次电池
- 下一篇:半导体装置