[发明专利]基于FPGA的具有并行处理结构的高速伺服控制器无效

专利信息
申请号: 200810060943.8 申请日: 2008-04-08
公开(公告)号: CN101251753A 公开(公告)日: 2008-08-27
发明(设计)人: 杨春节;刘希琳;沈新荣;宋执环;富一林 申请(专利权)人: 浙江大学
主分类号: G05B19/414 分类号: G05B19/414
代理公司: 杭州求是专利事务所有限公司 代理人: 韩介梅
地址: 310027*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开的基于FPGA的具有并行处理结构的高速伺服控制器包括现场可编程逻辑门阵列(FPGA),两个A/D转换器,D/A转换器,晶振、键盘模块、显示模块、FLASH存储器、SDRAM存储器和EEPROM存储器,其中现场可编程逻辑门阵列包括两个A/D转换控制模块,D/A转换控制模块,用于控制计算的核心控制模块、时钟模块、两个双口RAM和软核处理器。该伺服控制器可以实现PID控制计算的硬件化以及A/D转换、控制计算和D/A转换的流水线化并行处理,显著缩短了控制周期;实现软核处理器对核心控制模块的监控和人机交互,具有极快的运算速度和高度的灵活性,可广泛应用于工业自动化领域的伺服控制系统中,适用范围广。
搜索关键词: 基于 fpga 具有 并行 处理 结构 高速 伺服 控制器
【主权项】:
1. 基于FPGA的具有并行处理结构的高速伺服控制器,其特征是包括现场可编程逻辑门阵列(1),两个A/D转换器(3)、(4),D/A转换器(5),晶振(14)、键盘模块(15)、显示模块(16)、FLASH存储器(17)、SDRAM存储器(18)和EEPROM存储器(2),其中现场可编程逻辑门阵列(1)集成有两个A/D转换控制模块(6)、(7),D/A转换控制模块(8),用于控制计算的核心控制模块(9),时钟模块(10),两个双口RAM(11)、(12)和软核处理器(13),两个A/D转换控制模块(6)、(7)分别与两个A/D转换器(3)、(4)相连,两个A/D转换控制模块(6)、(7)的数据输出端分别与核心控制模块(9)的数据输入端相连,核心控制模块(9)的数据输出端与D/A转换控制模块(8)的数据输入端相连,D/A转换控制模块(8)的输出端与D/A转换器(5)的输入端相连,核心控制模块(9)的双口RAM控制端口分别与第一双口RAM(11)和第二双口RAM(12)的一端相连,第一双口RAM(11)和第二双口RAM(12)的另一端分别与软核处理器(13)的双口RAM控制端口相连,键盘模块(15)、显示模块(16)、FLASH存储器(17)、SDRAM存储器(18)和EEPROM存储器(2)分别与软核处理器(13)相应的控制端口相连,晶振(14)的输出端分两路,一路与软核处理器(13)的时钟输入端相连,另一路与时钟模块(10)的时钟输入端相连,时钟模块(10)的四个时钟输出端分别与第一、第二A/D转换控制模块(6)、(7),D/A转换控制模块(8)和核心控制模块(9)的时钟输入端相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200810060943.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top