[发明专利]响应指令执行舍入运算无效

专利信息
申请号: 200710170152.6 申请日: 2007-09-21
公开(公告)号: CN101149674A 公开(公告)日: 2008-03-26
发明(设计)人: R·埃克索哈;S·斯托里 申请(专利权)人: 英特尔公司
主分类号: G06F7/499 分类号: G06F7/499
代理公司: 中国专利代理(香港)有限公司 代理人: 曾祥夌;魏军
地址: 美国加利*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 在一个实施例中,本发明包括一种方法,用于在处理器中接收舍入指令和立即值,确定立即值的舍入模式替换指示符是否有效,并且如果是这样的话,则在处理器的浮点单元中,响应该舍入指令并且根据在立即操作数中规定的舍入模式,以源操作数执行舍入运算。对其它的实施例进行了描述并要求其权益。
搜索关键词: 响应 指令 执行 运算
【主权项】:
1.一种方法,包括:在处理器中接收舍入指令和立即值;确定所述立即值的舍入模式替换指示符是否是有效的;以及如果有效,则响应所述舍入指令并且根据在所述立即值中规定的舍入模式,在所述处理器的浮点单元中对源操作数执行舍入运算。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200710170152.6/,转载请声明来源钻瓜专利网。

同类专利
  • 一种数据截位方法、模块、计算机设备及存储介质-202211094302.0
  • 曹二帅;冯若飞;张莉莉 - 重庆位图信息技术有限公司
  • 2022-09-08 - 2023-10-03 - G06F7/499
  • 本发明提供了一种数据截位方法、模块、计算机设备及存储介质,所述截位方法包括:根据当前级运算系统输出的多个运算数据,筛选出当前级最大值;根据当前级最大值得到饱和系数;将多个运算数据分别乘以饱和系数得到多个饱和运算数据;根据预设输出数据位分别对多个饱和运算数据进行截位得到多个截位运算数据并将所述多个截位运算数据传输给下一级运算系统的输入端;解决了现有技术中存在的当多个数据中除最大值外,其他数据与最大数据的值相差较大时,其他数据的位宽并未被完全利用,导致被截取的数据精度较低。
  • 多模式运算电路-202310305240.1
  • 丹尼尔·皮尤;雷蒙德·尼森;迈克尔·菲利普·菲顿;马塞尔·万德尔戈特 - 阿和罗尼克斯半导体公司
  • 2020-07-24 - 2023-07-18 - G06F7/499
  • 本公开涉及一种多模式运算电路。多模式运算电路包括:模式选择输入部分,模式选择输入部分从包括第一模式、第二模式和第三模式的模式组中选择模式;以及多个整数运算逻辑块;其中,在第一模式下,多个整数运算逻辑块被配置成对第一大小的第一整数操作数执行第一数量的操作;在第二模式下,多个整数运算逻辑块被配置成对浮点操作数执行操作;以及在第三模式下,多个整数运算逻辑块被配置成对第二大小的第二整数操作数执行第二数量的操作,第二大小大于第一大小,第二数量的操作小于第一数量的操作。
  • 浮点舍入模式的控制方法、装置、设备及存储介质-201911346274.5
  • 徐成华 - 龙芯中科技术股份有限公司
  • 2019-12-24 - 2023-05-16 - G06F7/499
  • 本发明提供一种浮点舍入模式的控制方法、装置、设备及存储介质。其中,控制方法包括:获取指示处理器执行至少两次舍入运算的指令,根据指令确定该指令对应的常用舍入模式,常用舍入模式为执行指令时运算次数最多的舍入模式,将该常用舍入模式设置为指令的默认舍入模式。通过上述方法设置的默认舍入模式,其执行次数最多,因此能够有效减少在运行指令过程中频繁设置当前舍入模式的次数,提升处理器的运算速率。
  • 基于硬件流水技术对数据进行处理的方法及相关设备-202111017004.7
  • 请求不公布姓名 - 上海寒武纪信息科技有限公司
  • 2021-08-31 - 2023-03-03 - G06F7/499
  • 本公开提供的基于硬件流水技术对数据进行处理的方法及相关设备,待处理的数据包括整数段数据、余数段数据,整数段数据的长度为预设长度,余数段数据的长度小于预设长度;包括:若计算整数段数据的时长大于加载余数段数据的时长,则加载余数段数据;在加载余数段数据完毕后,同步加载整数段数据和计算余数段数据;在加载整数段数据、计算余数段数据完毕后,计算加载的整数段数据。这种实施方式中,计算整数段数据的时长大于加载余数段数据的时长时,计算机先计算余数段数据,再计算整数段数据,这种实施方式相较于先计算整数段数据,再计算余数段数据来说,所耗时长更短,本公开提供的方案能够降低数据处理耗时,从而提高计算机的数据处理效率。
  • 一种数据处理方法、装置及电子设备-202211252697.2
  • 陈智隆;陈琨;郎鹏 - 华控清交信息科技(北京)有限公司
  • 2022-10-13 - 2023-01-10 - G06F7/499
  • 本申请公开了一种数据处理方法、装置及电子设备,涉及多方安全计算技术领域和隐私计算技术领域,包括:获取待计算的定点数和浮点数;计算该定点数的有效数字个数;基于该有效数字个数,确定标准放缩比例;当该浮点数小于标准放缩比例时,按照标准放缩比例,采用放缩法计算该定点数与该浮点数的乘积;当该浮点数不小于标准放缩比例时,将小于标准放缩比例的比例作为放缩比例,采用放缩法计算该定点数与该浮点数的乘积。采用本方案,提高了计算定点数与浮点数的乘积的计算效率。
  • 浮点数取整的方法、装置以及电子设备-202210892237.X
  • 谭波;包恒;蔡亮 - 安谋科技(中国)有限公司
  • 2022-07-27 - 2022-11-01 - G06F7/499
  • 本申请涉计算机领域,公开了一种浮点数取整的方法、装置以及电子设备。该方法包括:获取待取整处理的浮点数;当确定浮点数符合设定条件范围时,确定与浮点数的尾数中的整数部分以及小数部分对应的掩膜码;确定尾数中的小数部分对应的舍入值;根据掩膜码以及舍入值将尾数中的小数部分的各比特位上的值调整为舍入值,得到第一尾数;对第一尾数与舍入值进行加和处理,以得到第一和值与进位值;基于第一和值与进位值得到取整结果。因而,在实现的过程中可以采用面积较小的半加器来实现,节省资源,加快计算速度。
  • 一种基于注入值的浮点加法尾数快速舍入方法-201811559099.3
  • 刘明;高波;周小明;杨欣斌;周彦兵 - 深圳信息职业技术学院
  • 2018-12-19 - 2022-11-01 - G06F7/499
  • 本发明提供了一种基于注入值的浮点加法尾数快速舍入方法,包括以下步骤:步骤A1:基于注入值的舍入算法,在浮点数的尾数相加时,在有效尾数相加的过程中,于最低位L位上预先加上一个1,提前算出尾数有效位的和的最低位L为1时的结果;步骤A2:尾数求和使用并行前缀加法器PPA,同时计算出两个有效尾数的和a+b以及加了注入值1的和a+b+1,之后根据最低位L和保护位G、舍入位R、粘滞位S的值从a+b、a+b+1中选择正确的舍入值,a、b分别是两个浮点数移位后的有效尾数。本发明的有益效果是:克服了传统浮点算术运算中尾数的计算舍入延时大的缺点,非常适合高速算术运算单元的实现。
  • 一种防止数据溢出的方法、装置和芯片-202010044318.5
  • 不公告发明人 - 中科寒武纪科技股份有限公司
  • 2020-01-15 - 2022-08-09 - G06F7/499
  • 本公开防止数据溢出的方法、装置和芯片。其中该防止数据溢出的装置可以包括在组合处理装置中,该组合处理装置还可以包括通用互联接口和其他处理装置。该防止数据溢出的装置与其他处理装置进行交互,共同完成用户指定的计算操作。组合处理装置还可以包括存储装置,该存储装置分别与防止数据溢出的装置和其他处理装置连接,用于防止数据溢出的装置和其他处理装置的数据服务。借助于本公开的内容,使得在CPU和机器学习单元交互的时候,数据从CPU拷到机器学习单元上时,数据在从float32浮点数格式数据转换到float16浮点数格式数据的时候,不会出现float16浮点数格式数据因为狭窄的表示范围造成的溢出问题。
  • 算术处理装置、算术处理方法和存储介质-202111448493.1
  • 伊藤真纪子 - 富士通株式会社
  • 2021-11-30 - 2022-06-17 - G06F7/499
  • 本申请公开了算术处理装置、算术处理方法和存储介质。算术处理装置包括:执行定点数数据的运算的算术单元;获取统计信息的统计获取单元,该统计信息指示通过运算获得的多个定点数数据的最高有效位的位置分布;更新单元,其基于统计信息更新对要用于运算的多个定点数数据的位宽度的限制的范围;压缩方法确定单元,其基于统计信息估计在通过多个压缩方法对多个定点数数据进行压缩之后的相应数据量,以及确定多个压缩方法中的在多个定点数数据的压缩之后的数据量最小的压缩方法;以及存储器接口,其将通过压缩方法进行压缩的多个定点数数据传输至存储器。
  • 补偿数据处理方法、装置、设备及介质-202210197297.X
  • 汪辉 - 昆山国显光电有限公司
  • 2022-03-01 - 2022-06-10 - G06F7/499
  • 本申请公开了一种补偿数据处理方法、装置、设备及介质,属于显示技术领域。该方法包括:获取补偿数据,将每个补偿数据分离为整数部分与小数部分;将整数部分转换为第一二进制数,对第一二进制数进行哈夫曼编码,得到第一编码;将小数部分转换为整数,将转换得到的整数转换为第二二进制数,对第二二进制数进行哈夫曼编码,得到第二编码;合并第一编码和第二编码,得到处理后补偿数据,处理后补偿数据用于被显示装置读取以进行显示补偿。根据本申请实施例能够使显示装置存储更多的用于显示补偿的数据。
  • 一种数据饱和加打包处理部件、芯片及设备-202010598453.4
  • 周理;罗莉;潘国腾;张剑锋;周海亮;荀长庆;铁俊波;欧国东 - 中国人民解放军国防科技大学
  • 2020-06-28 - 2022-06-03 - G06F7/499
  • 本发明公开了一种数据饱和加打包处理部件、芯片及设备,本发明数据饱和加打包处理部件包括第一加法器、第二加法器、第三加法器、第四加法器、多路选择器MUXA1~MUXA2、多路选择器MUXB1~MUXB2、多路选择器MUXC1~MUXC2、多路选择器MUXD1~MUXD4、第一多路选择器、第二多路选择器、第三多路选择器、第四多路选择器。本发明能够执行两种宽度的饱和加打包运算,本发明原理简单,结构紧凑,通过加法器和多路选择器的复用,实现了两种不同宽度的饱和加打包操作,所需的加法器数量更少,可广泛适用于需要完成此类操作的数字信号处理系统。
  • 一种用于存算融合式处理器架构的定点数据动态截位方法-202210062334.6
  • 肖贞杰;刘玉;胡孔阳;韩琼磊;刘金良;周洁 - 安徽芯纪元科技有限公司
  • 2022-01-19 - 2022-04-29 - G06F7/499
  • 本发明公开了一种用于存算融合式处理器架构的定点数据动态截位方法,将输入的定点数据d_in中的截位数据d_cut,根据舍入模式向定点数据d_in高位的有效数据d_valid进行舍入进位处理,再对舍入进位处理后的精确值d_precise的低out_w位进行饱和处理后输出,得到定点数据d_in截位后的输出值d_out;舍入进位处理由定点数据d_in的二进制整数部分加上进位值完成,进位值由二进制小数部分与特殊值相加形成,不同舍入模式对应不同特殊值。本发明兼容IEEE 754中的五种标准舍入模式,解决了现有定点数据截位方法定点舍入模式单一的问题。
  • 防止数据寄存器饱和溢出的方法、装置及电子设备-202010384121.6
  • 袁龙杰 - 支付宝(杭州)信息技术有限公司
  • 2020-05-09 - 2022-04-29 - G06F7/499
  • 本说明书实施例公开了一种防止数据寄存器饱和溢出的方法、装置及电子设备,其技术方案包括,基于指令触发,确定在基于数据寄存器对应的预设比特位数进行定点累加运算时,输入的数据元素的绝对值之和的设定阈值。根据所述设定阈值对目标数据进行拆分得到各数据子段,构成所述数据子段的各数据元素的绝对值之和不超过所述设定阈值。根据所述预设比特位数对所述各数据子段分别进行定点累加运算,并将得到的各定点累加结果分别存放在所述预设比特位数对应的所述数据寄存器中,使得所述数据寄存器未饱和溢出。将各所述数据寄存器中的定点累加结果进行累加求和。
  • 一种分摊对象的分摊数值计算方法及装置-202210036439.4
  • 阎钰璠;王绍伟;姬雪可;江丹丹 - 中国工商银行股份有限公司
  • 2022-01-13 - 2022-04-22 - G06F7/499
  • 本发明提供一种分摊对象的分摊数值计算方法及装置,涉及数据处理技术领域,可用于金融领域或其他技术领域。所述方法包括:计算剩余可分摊数值,以及计算当前分摊对象的理论分摊数值;若所述理论分摊数值小于等于所述剩余可分摊数值,则根据所述理论分摊数值与预设分摊对象最小分摊数值的比较结果,确定给所述当前分摊对象分摊的分摊数值;根据所述分摊数值重新执行所述计算剩余可分摊数值,以及后续步骤,直到遍历完成计算所有分摊对象的分摊数值。所述装置执行上述方法。本发明实施例提供的分摊对象的分摊数值计算方法及装置,能够提高分摊对象的分摊数值计算的准确性。
  • 电子设备及其浮点数据的处理方法、可读介质-202210042675.7
  • 周文婷;孙锦鸿;王佳乐 - 安谋科技(中国)有限公司
  • 2022-01-14 - 2022-04-15 - G06F7/499
  • 本申请涉及一种电子设备及其浮点数据的处理方法、可读介质。该电子设备包括:存储器以及处理器,当指令被电子设备的一个或多个处理器执行时,处理器执行如下操作:获取输入的待处理的浮点数据;确定出待处理的浮点数据在电子设备中存储时对应的有偏指数E字段;根据E字段的取值,确定出对待处理的浮点数据进行求倒数运算以及平方根运算的运算顺序;基于运算顺序对浮点数进行计算,得到待处理的浮点数据的平方根倒数;输出待处理的浮点数据的平方根倒数。申请的技术方案根据浮点数据对应的E字段的取值确定出对浮点数据进行求倒数运算以及平方根运算的运算顺序,可以实现对浮点数平方根倒数运算的精确度的提高。
  • 伺服驱动器芯片的浮点数计算方法、装置及系统-202111575574.8
  • 张碧陶 - 广东技术师范大学
  • 2021-12-22 - 2022-03-29 - G06F7/499
  • 本发明涉及一种伺服驱动器芯片的浮点数计算方法、装置及系统。其中,伺服驱动器芯片的浮点数计算方法,包括:在伺服驱动器芯片设置浮点数加减运算器,所述浮点数加减运算器的浮点数加减运算包括以下步骤:S1、将两个进行浮点数运算的浮点数的阶码对齐;S2、将阶码对齐后的两个浮点数的尾数的加减运算;S3、将加减运算的结果进行规格化;S4、根据运算结果的阶码的值来判断是否产生溢出,若产生溢出则进行溢出处理。本发明公开的伺服驱动器芯片的浮点数计算方法、装置及系统,使得浮点数的加减运算的计算量大幅度降低,从而降低伺服驱动器芯片处理速度、内存等方面的需求,进而降低伺服驱动器的生产成本。
  • 用于改进的资源利用的控制信令的方法和装置-202080053491.X
  • 阿里斯·帕帕萨凯拉里奥 - 三星电子株式会社
  • 2020-07-24 - 2022-03-11 - G06F7/499
  • 用于PDCCH接收和发送的方法和装置。一种用于PDCCH接收的方法包括发送用于在下行链路(DL)小区上对PDCCH进行接收的能力。当任何两个PDCCH接收分别为:在Y1或Y2个符号内或者具有被至少X1或X2个符号分隔开的第一符号时,在所述DL小区上的PDCCH接收是根据(X1,Y1)或(X2,Y2)的。所述方法进一步包括:确定PDCCH接收是否是根据(X2,Y2)的;以及,当PDCCH接收不是根据(X2,Y2)的时,在所述DL小区上接收在Y1个符号内的最大数目个PDCCH,以及当PDCCH接收是根据(X2,Y2)的时,在所述DL小区上接收在Y2个符号内的最大数目个PDCCH。
  • 提高了精度的神经处理元件-202080044133.2
  • A·A·安巴德卡;B·博布罗夫;K·D·塞多拉;C·B·麦克布赖德;G·彼得;L·M·瓦尔 - 微软技术许可有限责任公司
  • 2020-05-11 - 2022-02-01 - G06F7/499
  • 神经处理元件被配置有硬件与门,该与门被配置为执行符号扩展信号与操作数的最高有效位(“MSB”)之间的逻辑与操作。符号扩展信号的状态可以是基于生成操作数的深度神经网络(“DNN”)的层的类型。如果符号扩展信号是逻辑假,则没有信号扩展被执行。如果符号扩展信号是逻辑真,则联接器联接硬件与门的输出和操作数,从而将操作数从N位无符号的二进制值扩展到N+1位有符号的二进制值。神经处理元件还可以包括另一硬件与门和用于类似地处理另一操作数的另一联接器。针对两个操作数的联接器的输出被提供给硬件二进制乘法器。
  • 一种芯片内核浮点异常的处理方法-202111084592.6
  • 陈左亮;娄琦;张雷;丁茂实;芮正新;陈闯;申传宗;徐雄飞 - 大唐南京发电厂;南京科远智慧科技集团股份有限公司
  • 2021-09-17 - 2021-12-31 - G06F7/499
  • 本发明公开了一种芯片内核浮点异常的处理方法,所述处理方法包括:监测芯片在运行过程中不满足屏蔽条件的第一异常信息,所述第一异常信息包括异常浮点;确定引起所述第一异常信息中异常浮点的输入浮点寄存器;对所述输入异常浮点的浮点寄存器进行处理,修正所述输入浮点寄存器至合法值。通过对输入异常浮点的浮点寄存器进行修正,对异常浮点的处理方法进行分析优化,提高了芯片内核下异常浮点的处理速度。不同于传统的调用软浮点模拟程序的处理方法,该方法直接对操作指令进行解析,查找操作数的值,将其校正后退出返回到原处理流程,提高了处理速度。
  • 一种基于监管报送场景下的平衡差消除报送方法及设备-202111464861.1
  • 池雪花;张宁;张聪;王宗力 - 江苏金融租赁股份有限公司
  • 2021-12-03 - 2021-12-31 - G06F7/499
  • 本发明公开了一种基于监管报送场景下的平衡差消除报送方法及设备。该方法包括从不同业务系统中获取报送涉及的对象的系统源数据并存储,将报送涉及的对象的系统源数据按照监管报送数据的要求进行转换,对不满足单位精度要求的数据进行处理,然后计算处理后产生的平衡差,如平衡差不为0则进行平衡差消除操作,根据经过调整保持平衡的明细数据和汇总数据进行整合,以获得符合监管报送要求和规范的所有数据,然后进行报送。本发明主要应用于监管报送场景下,通过将平衡差消除后再进行报送,使得报送的明细数据和汇总数据保持平衡,可消除四舍五入带来的误差,提升数据准确度,保证监管报送数据质量,并使得整体数据相对变动最小。
  • 用于处理浮点硬件异常的系统和方法-202011519817.1
  • 陈嘉欣;A·苏达尼;U·哈恩巴特;R·谭;S·戈拉穆迪 - 马维尔亚洲私人有限公司
  • 2020-12-21 - 2021-06-22 - G06F7/499
  • 本公开的实施例涉及用于处理浮点硬件异常的系统和方法。一种方法包括:在FP算术运算单元处接收输入数据,FP算术运算单元被配置为对输入数据执行FP算术运算。该方法还包括:响应于对输入数据的FP算术运算来确定接收到的输入数据是否生成FP硬件异常,其中该确定发生在执行FP算术运算之前。该方法还包括:响应于确定接收到的输入数据生成FP硬件异常,将接收到的输入数据的值转换为经修改的值,其中转换消除了响应于对输入数据的FP算术运算的FP硬件异常的生成。
  • 浮点异常处理方法及装置-202011117866.2
  • 袁苗苗;张稚 - 上海兆芯集成电路有限公司
  • 2020-10-19 - 2021-01-12 - G06F7/499
  • 本公开涉及浮点异常处理方法及装置。所述浮点异常处理方法包括:若检测到浮点运算的操作数存在浮点异常,采用与浮点运算的运算类型对应的运算器对操作数进行浮点运算得到运算结果的过程中,根据前导零个数对所述操作数进行修正;若检测到操作数不存在浮点异常,则直接采用与浮点运算的运算类型对应的运算器对操作数进行浮点运算得到运算结果;若运算结果向下溢出,对运算结果进行修正。根据本申请实施例的浮点异常处理方法以及装置,避免重复执行循环修复的过程,不需要多模块之间的复杂交互,针对操作数是否存在浮点异常,设置不同的处理流程和方式,提高处理的灵活性,从而提高运算效率。
  • 数值处理方法、装置、处理设备及计算机可读存储介质-202010837521.8
  • 贾聪;吴柳 - 武汉虚咖科技有限公司
  • 2020-08-19 - 2020-12-18 - G06F7/499
  • 本申请提供了数值处理方法、装置、处理设备及计算机可读存储介质,用于对两数值进行加法处理时,有效突破位数的限制,避免出现数据溢出的情况。本申请提供的一种数值处理方法,包括:处理设备获取当前待进行加法处理的第一数值以及第二数值,加法处理用于计算第一数值与第二数值的和;处理设备按照预设数值分段位数对第一数值进行分段存储,得到第一数组,以及按照预设数值分段位数对第二数值进行分段存储,得到第二数组;处理设备对第一数组以及第二数组进行加法运算,得到第三数组,第三数值用于指示第一数值与第二数值的和。
  • 随机舍入逻辑-201980021078.2
  • 加布里埃尔·H·洛 - 超威半导体公司
  • 2019-03-18 - 2020-11-13 - G06F7/499
  • 提供了用于随机舍入的技术和电路。在实施方案中,一种电路包括进位保留加法器(CSA)逻辑,其具有三个或更多个CSA输入、CSA和输出以及CSA进位输出。所述三个或更多个CSA输入中的一个是以随机数值呈现,而其他CSA输入是以待求和的输入值呈现。所述电路还包括具有加法器输入以及和输出的加法器逻辑。所述CSA逻辑的所述CSA进位输出与所述加法器逻辑的所述加法器输入中的一个耦合,并且所述CSA逻辑的所述CSA和输出与所述加法器逻辑的所述加法器输入的另一输入耦合。所述加法器逻辑的所述和输出的特定数目的最高有效位表示所述输入值的随机舍入和。
  • 信息处理设备、信息处理方法及记录介质-202010285832.8
  • 坂井靖文 - 富士通株式会社
  • 2020-04-13 - 2020-10-27 - G06F7/499
  • 本发明涉及信息处理设备、信息处理方法及记录介质。执行神经网络的计算的信息处理设备,该信息处理设备包括存储器以及耦接至该存储器的处理器,所述处理器被配置成:设置用于量化要用于计算的变量的划分位置,以使得减小基于量化之前的变量与量化之后的变量之间的差的量化误差,以及基于所设置的划分位置对变量进行量化。
  • 二进制融合乘加浮点计算-201710061253.3
  • M·克莱恩;K·M·克罗伊纳;C·利希特瑙;S·M·穆勒 - 国际商业机器公司
  • 2017-01-25 - 2020-07-03 - G06F7/499
  • 本公开的各实施例总体上涉及二进制融合乘加浮点计算。具体地,涉及一种二进制融合乘加浮点单元,被配置成对加数、乘数和被乘数进行运算。该单元被配置成经由早期结果反馈路径接收在该单元中执行的在先运算的未舍入结果作为加数;以对未舍入指数和未舍入尾数执行未舍入加数的对准移位;以及响应于向上舍入信号与实际对准移位并行地执行加数的舍入校正。
  • 计算处理设备和控制计算处理设备的方法-201911141086.9
  • 川边幸仁;伊藤真纪子 - 富士通株式会社
  • 2019-11-20 - 2020-06-26 - G06F7/499
  • 提供了一种计算处理设备和控制计算处理设备的方法。计算处理设备包括:对定点数执行运算的定点运算器;对浮点数执行运算的浮点运算器;第一转换器,其将浮点运算器的运算结果转换成具有大于第一位宽的第二位宽的定点数;统计信息获取器,其获取由定点运算器输出的定点数和由第一转换器输出的定点数中的任何定点数的统计信息;以及第二转换器,其将已由定点运算器输出或者已由第一转换器输出且其统计信息已被获取的定点数转换成具有第一位宽的定点数。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top