[发明专利]半导体集成电路以及液晶显示驱动用半导体集成电路有效

专利信息
申请号: 200610084419.5 申请日: 2006-05-18
公开(公告)号: CN1866348A 公开(公告)日: 2006-11-22
发明(设计)人: 纳富志信 申请(专利权)人: 株式会社瑞萨科技
主分类号: G09G3/36 分类号: G09G3/36;G09G3/20;G02F1/133
代理公司: 中国国际贸易促进委员会专利商标事务所 代理人: 王永刚
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 借助于进一步将一个或二个或多个晶体管串联连接在输出电路中的一对晶体管之间,包括借助于将一对输出晶体管串联连接在一对电源电压端子之间,并输出施加到液晶屏的栅信号发生电路的信号,降低了施加在源与漏之间的电压。同时还提供了电位设定转换元件来准备一对电源电压的中间电位,并在输出晶体管被截止的情况下,将此中间电位施加到截止状态的输出晶体管的基体材料。从而可以实现液晶显示驱动用半导体集成电路。因此,借助于用抗压性低的元件来构造用来输出施加到液晶屏的栅信号发生电路的信号的电路,还能够实现低的制造成本,而无须使用抗压性高的工艺。而且,能够改善输出电路的工作速度,并能够降低其功耗。
搜索关键词: 半导体 集成电路 以及 液晶显示 驱动
【主权项】:
1.一种半导体集成电路,它包含:施加有第一电源电压的第一电源电压端子;施加有第二电源电压的第二电源电压端子;输出电路,此输出电路包括串联连接在所述第一电源电压端子与所述第二电源电压端子之间的多个晶体管;以及电位设定装置,此电位设定装置被连接到所述多个晶体管中的任何一个连接节点,以便当连接到所述连接节点的二个晶体管被截止时,将连接节点的电位设定到所述第一电源电压与所述第二电源电压之间的电位,其中,多个晶体管的各自抗压性小于所述第一电源电压与所述第二电源电压之间的电位差。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社瑞萨科技,未经株式会社瑞萨科技许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610084419.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top