[发明专利]进行从虚拟地址到物理地址的变换的地址变换装置无效

专利信息
申请号: 200310114399.8 申请日: 2003-11-14
公开(公告)号: CN1501260A 公开(公告)日: 2004-06-02
发明(设计)人: 桝井规雄 申请(专利权)人: 株式会社瑞萨科技
主分类号: G06F12/10 分类号: G06F12/10
代理公司: 中国专利代理(香港)有限公司 代理人: 杨凯;叶恺东
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 在标记输入部分(808)内设有ASID保持部分(810)、虚拟地址保持部分(811)、有效位部分(812)、ASID比较判定部分(102)、虚拟地址比较判定部分(104)。ASID保持部分(810)的多个CAM单元(813)通过ASID匹配线(105)并联连接,然后与ASID比较判定部分(102)相连;而虚拟地址保持部分(811)的多个CAM单元(813)与有效位部分(812)内的CAM单元(813),通过虚拟地址匹配线(106)并联连接,然后与虚拟地址比较判定部分(104)相连。从ASID比较判定部分(102)向虚拟地址比较判定部分(104)供给ASID有效信号(107)。从而,提供能以较小的耗电高速地进行从虚拟地址到物理地址变换的TLB。
搜索关键词: 进行 虚拟 地址 物理地址 变换 装置
【主权项】:
1.一种进行从虚拟地址到物理地址的地址变换的地址变换装置,其中:设有保持所述物理地址的数据的数据输入部分,以及作为所述数据输入部分的标记,将地址空间标识符与虚拟地址加以存储的标记输入部分;所述标记输入部分包括,保持所述地址空间标识符的地址空间标识符保持部分,将保持在所述地址空间标识符保持部分中的地址空间标识符保持值和新输入的地址空间标识符输入值加以比较的地址空间标识符比较判定部分,保持所述虚拟地址的虚拟地址保持部分,以及将保持在所述虚拟地址保持部分中的虚拟地址保持值和新输入的虚拟地址输入值加以比较的虚拟地址比较判定部分;所述虚拟地址比较判定部分设有给其输出线充电的充电电路与禁止给所述输出线充电的充电禁止电路,该部分基于所述地址空间标识符保持值和所述地址空间标识符输入值之间的比较结果,控制所述输出线的电位状态,规定地址变换时的所述虚拟地址保持值和所述虚拟地址输入值的比较操作的执行或不执行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社瑞萨科技,未经株式会社瑞萨科技许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200310114399.8/,转载请声明来源钻瓜专利网。

同类专利
  • 一种地址翻译方法、装置、电子设备及可读存储介质-202310834991.2
  • 谢本壹;李晗璐 - 龙芯中科技术股份有限公司
  • 2023-07-07 - 2023-10-27 - G06F12/1009
  • 本发明实施例提供一种地址翻译方法、装置、电子设备及可读存储介质,该方法包括:在待翻译的客户虚拟地址满足内存管理单元的触发条件的情况下,调用所述内存管理单元,以查询所述宿主机中的用户页表,确定所述客户虚拟地址对应的第二宿主虚拟地址;所述第二宿主虚拟地址为所述客户虚拟地址的页表映射对象;在所述宿主机的旁路转换缓冲器中查找所述第二宿主虚拟地址对应的第二宿主物理地址,并将所述第二宿主物理地址确定为所述客户虚拟地址对应的目标地址。本发明实施例可以在不牺牲用户级二进制翻译器的翻译性能的情况下,提升地址翻译的正确性和安全性。
  • 用于存储器系统的虚拟地址-202280020103.7
  • B·霍尔农;T·M·布鲁尔 - 美光科技公司
  • 2022-01-11 - 2023-10-27 - G06F12/109
  • 描述用于存储器系统的虚拟地址的方法、系统和装置。在一些实例中,可跨包含于一或多个域中的多个存储器装置共享虚拟地址空间。所述存储器装置能够彼此直接通信。举例来说,第一存储器装置可经配置以生成数据包,所述数据包包含标识符和包含于所述共享虚拟地址空间中的地址。所述数据包可基于所述标识符而被发送到第二存储器装置,且所述第二存储器装置可基于所述地址而存取物理地址。
  • 片上系统及其操作方法-202211425816.X
  • 金纹庆 - 三星电子株式会社
  • 2022-11-15 - 2023-10-27 - G06F12/1018
  • 提供了一种片上系统及其操作方法。该片上系统包括:多个存储器控制器,其分别与多个存储器装置相连接;多个逻辑电路,每个逻辑电路被配置为使用多个存储器控制器中的至少一个来执行数据处理操作;总线连接接口,其被配置为基于与从多个逻辑电路中的第一逻辑电路接收到的第一地址相对应的第一地址区域来从多个哈希函数中选择第一哈希函数,通过对第一地址应用第一哈希函数来获得散列化的第一地址,并且使用与散列化的第一地址相对应的第一访问方法将多个存储器控制器中的至少一个与第一逻辑电路相连接。
  • 一种处理写命令的加速器-202210412614.5
  • 王玉巧;王祎磊;谷兴杰 - 成都忆芯科技有限公司
  • 2022-04-19 - 2023-10-27 - G06F12/1009
  • 本申请涉及一种处理写命令的加速器,该加速器包括:写通道,写通道包括逻辑电路和多个缓存,逻辑电路从第一写命令中获取第一地址索引和第一L2P表条目;根据第一地址索引以及有效数据位数确定出一个或多个第一存储器地址以及第一L2P表条目的有效数据中第一比特在存储器中的第一位置;无论第一L2P表条目的有效数据写入到存储器的操作是否完成,逻辑电路都从第二写命令中获取第二地址索引和第二L2P表条目,根据第二索引地址以及第二L2P表条目的有效数据的位数确定出一个或多个第二存储地址以及第二L2P表条目的有效数据中第一比特在存储器中的第二位置。
  • 实施神经网络的激活逻辑的装置及其方法-201980073120.5
  • 徐云植 - 创惟科技股份有限公司
  • 2019-05-16 - 2023-10-27 - G06F12/1027
  • 一种实施神经网络的激活逻辑的装置,包含输入单元、第一地址转换查找表、中间存储单元、第二地址转换查找表、和输出单元。第一地址转换查找表包含(2^n1)个第一条目,其根据输入单元的n个比特映射到(2^n1)个比特地址,每一第一条目包含(n1‑1)个比特和对应存储在(n1‑1)个比特中的(n1‑1)个第一预设值,以及输入单元的n个比特的n1个输入数据值映射到存储在第一地址转换查找表的(2^n1)个第一条目的其中之一的(n1‑1)个第一预设值。中间存储单元包含(n‑1)个比特。第二地址转换查找表包含(2^(n‑1))个第二条目,其根据中间存储单元的(n‑1)个比特映射到(2^(n‑1))个比特地址,以及每一第二条目包含(n2+1)个比特和对应存储在(n2+1)个比特中的(n2+1)个第二预设值。中间存储单元的(n‑1)个比特的(n‑1)个中间数据值映射到存储在第二地址转换查找表的(2^(n‑1))个第二条目的其中之一的(n2+1)个第二预设值。输出单元用于输出n个输出数据值。
  • 一种快速恢复SSD三级映射关系的方法、装置及计算机设备-202310898881.2
  • 刘敏;高美洲;孙大朋;付凤之 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-07-21 - 2023-10-24 - G06F12/1009
  • 本发明提出了一种快速恢复SSD三级映射关系的方法、装置及计算机设备,其中,方法包括对目标NAND执行以下步骤:扫描L3映射表保存区,读取L3数组以恢复三级映射关系,三级映射关系为某一历史时刻的三级映射关系;利用三级映射关系恢复部分L2P映射表;确定三级映射关系中L2P映射表的最新更新时间作为第一阈值时间;扫描数据存储区,将数据存储区中更新时间大于第一阈值时间的物理页中的逻辑地址与物理页的物理地址的映射关系更新到L2P映射表中,并依次更新三级映射关系。本发明的有益效果包括:本发明方法能够大大减少基于数据保存区中的物理页重新构建L2P映射关系的数量,从而大大提升三级映射关系的恢复速度及效率。
  • 存储数据管理的方法、电子设备及计算机可读存储装置-202210364105.X
  • 魏益新 - 中山市江波龙电子有限公司
  • 2022-04-07 - 2023-10-24 - G06F12/1009
  • 本申请公开了一种存储数据的管理方法。其应用于存储装置。该方法包括:基于存储装置存储的数据,确定多个数据单元;确定每一数据单元对应的数据特征值,数据特征值用于标识数据内容的唯一性;将数据特征值相同的至少部分数据单元的逻辑地址重映射为指向同一物理地址,并释放至少部分数据单元对于其它物理地址的存储空间。本申请还公开了一种存储装置以及计算机可读存储装置。通过上述方式,本申请能够在擦写次数有限的情况下提高存储装置的使用寿命。
  • 存储器系统和存储器系统的操作方法-202211396943.1
  • 金正贤;崔志熏 - 爱思开海力士有限公司
  • 2022-11-09 - 2023-10-24 - G06F12/1081
  • 根据本公开的实施例,可以提供一种存储器系统和存储器系统的操作方法,包括:可直接从外部设备访问的主机可访问区域;将关于主机可访问区域的信息传输到外部存储器;根据紧急事件从外部设备接收基于关于主机可访问区域的信息生成的直接存储器访问请求;以及响应于直接存储器访问请求向外部设备提供对主机可访问区域的直接存储器访问。
  • 用于两层写时复制的方法和装置-201880046462.3
  • 乔纳森·柯蒂斯·比尔德;罗克萨娜·鲁西托鲁;柯蒂斯·格伦·邓纳姆 - ARM有限公司
  • 2018-07-05 - 2023-10-24 - G06F12/109
  • 提供一种系统、装置和方法,其中虚拟存储器地址范围和该范围的副本被映射到数据处理系统中的相同第一系统地址范围,直到虚拟存储器地址范围中的地址或其副本被写入为止。通用系统地址范围包括多个分区。响应于对通用地址范围的分区中的地址的写入请求,生成第二系统地址范围。第二系统地址范围被映射到与第一系统地址范围相同的物理地址,除了包含待写入的地址的分区以及其在第二系统地址范围中的相应分区被映射到不同的物理地址之外。第一层映射数据可以被存储在范围表缓冲器中,并且在生成第二系统地址范围时被更新。
  • 地址转译数据无效化-201880041764.1
  • 马修·詹姆斯·霍斯内尔;格里戈里奥斯·马格里斯;理查德·罗伊·格里森威特 - ARM有限公司
  • 2018-06-01 - 2023-10-20 - G06F12/1027
  • 包括存储地址转译数据的一个或更多个事务缓存器16、18、20的数据处理系统2执行各自地址转译上下文VMID、ASID、X内的转译缓存器无效化指令TLBI。由于执行转译缓存器无效化指令而产生的转译缓存器无效化信号被广播到各自的转译缓存器且包括指定被执行的转译缓存器无效化指令的地址转译上下文的信号。转译缓存器无效化信号内所指定的此地址转译上下文用来闸控这些转译缓存器无效化信号在由是潜在的无效化目标的转译缓存器所接收时是否被刷新。转译缓存器无效化信号内所提供的地址转译上下文数据也可用来控制在接收到转译缓存器无效化信号时是否中止用于本地事务内存存取的本地内存事务。
  • 一种通过模拟通用存储器实现FLASH均匀磨损的方法-202310845564.4
  • 武传伟;张晓男;桑小田;侯梦迪;张嘉嵘;高良;杨晓雯 - 汉威科技集团股份有限公司
  • 2023-07-11 - 2023-10-17 - G06F12/1009
  • 本发明提供一种通过模拟通用存储器实现FLASH均匀磨损的方法,包括以下步骤:基于FLASH模拟通用存储器,为所述通用存储器的每个页面配置一个信息表;当向FLASH中请求写入数据时,基于每个页面的信息表生成页面映射表,并基于页面映射表确定目标写入页,将数据写入目标写入页;当向FLASH中请求读取数据时,基于每个页面的信息表生成页面映射表,并基于页面映射表确定目标读取页,从目标读取页读取数据。本发明在标准的Flash ROM存储芯片之上,建立一个可控的逻辑层,把未经平衡的Flash ROM存储芯片,映射为地址访问优化的通用存储器空间,省去了专门的存储外设,基于页面映射表进行写入或读取数据,可快速方便地实现均衡FLASH的磨损程度。
  • 存储器及其管理方法-202310640774.X
  • 徐臻林 - 阿里巴巴(中国)有限公司
  • 2023-05-31 - 2023-10-13 - G06F12/1009
  • 本公开涉及一种存储器及其管理方法。该存储器包括:存储介质模块,存储介质模块包括多个物理存储组,其中至少一个物理存储组被划分为多个片段;以及控制器,其中,控制器在各个片段中存储数据以及所述片段中存储的数据的物理地址到逻辑地址的映射关系。利用本公开的改进的存储器,提升了性能与效率,特别是在异常掉电的情况下能够快速重建物理地址到逻辑地址的映射关系(P2L表),有助于提升存储器的性能与稳定性。
  • 由处理器执行的地址翻译方法及相关产品-202310891442.9
  • 请求不公布姓名 - 上海寒武纪信息科技有限公司
  • 2023-07-19 - 2023-10-10 - G06F12/1009
  • 本披露公开了一种由处理器执行的地址翻译方法、处理器、计算装置、芯片和板卡。计算装置可以包括在组合处理装置中,该组合处理装置还可以包括接口装置和处理装置。计算装置与处理装置进行交互,共同完成用户指定的计算操作。组合处理装置还可以包括存储装置,该存储装置分别与计算装置和处理装置连接,用于存储计算装置和处理装置的数据。本披露的方案提供了地址翻译的方法,其通过缩短页表遍历时间,可以加速地址翻译。
  • 一种处理读命令的加速器-202210316721.8
  • 王玉巧;王祎磊;谷兴杰 - 成都忆芯科技有限公司
  • 2022-03-28 - 2023-10-10 - G06F12/1009
  • 本申请涉及处理读命令的加速器,该加速器包括:逻辑电路和多个缓存;逻辑电路响应于收到主设备发送的多个第一读命令,根据每个第一读命令生成一个或多个第二读命令,并将标识第一读命令的标识信息与一个或多个第二读命令的标识信息之间的关系存储在缓存中;响应于接收到每个第二读命令所反馈的第一数据,对第一数据进行处理得到第二数据以及第一协议信息;将每个第一读命令所对应的一个或多个第二数据进行处理得到每个第一读命令所指示访问L2P表的条目;生成第二协议信息以及将第二协议信息以及其所指示的访问L2P表的条目作为对每个第一读命令的响应发送给主设备。
  • TLB页表项管理方法-202310687143.3
  • 黄成龙;张光达;何益百;王会权;温家辉;王璐;方健;赵夏 - 中国人民解放军军事科学院国防科技创新研究院
  • 2023-06-12 - 2023-10-03 - G06F12/1009
  • 本发明公开了一种TLB页表项管理方法、装置、设备及存储介质,该TLB页表项管理方法包括以下步骤:建立包含页表项索引与虚拟页号的对应关系的哈希函数,其中,在哈希函数中,TLB中页表项的每一位索引采用虚拟页号的多位异或计算,且对应同一索引位的虚拟页号的多个位数彼此相差页表项索引位数;响应于输入的虚拟地址,基于哈希函数,进行页表项读出、或写入与读出,以完成虚实地址转换。本发明的TLB页表项管理方法、装置、设备及存储介质通过选取虚拟页号不同位进行异或操作来确定虚拟页号对应的页表项索引,进而确定虚拟页号对应的页表项在TLB中的写入与读出位置,能够充分利用TLB的存储空间,并减少比较电路的使用。
  • 嵌套管理程序存储器虚拟化-201880060596.0
  • A·班达里;B·J·小舍温;X·D·张 - 微软技术许可有限责任公司
  • 2018-06-22 - 2023-10-03 - G06F12/1036
  • 本公开总体上涉及管理程序存储器虚拟化。在示例中,多个页表级可以被用来提供页表,该页表可以被处理器在处理针对嵌套虚拟机的工作负载时使用。中间(例如,嵌套的)管理程序可以向父管理程序请求附加页表级,其可以被用来针对由中间管理程序管理的一个或多个嵌套虚拟机而虚拟化存储器。因此,处理器可以使用附加页表级来将嵌套虚拟机的虚拟存储器地址最终转换为物理存储器地址。
  • 用于跟踪存储器区域的内容的修改的技术-202180089158.9
  • 安德鲁·布鲁克菲尔德·斯温;奥洛夫·亨瑞克·乌伦霍尔特 - ARM有限公司
  • 2021-12-08 - 2023-09-29 - G06F12/1009
  • 地址转换电路(20)参考中间级页表和末级页表将虚拟地址转换成物理地址。末级页表内的末级描述符标识相关联的存储器区域的地址转换数据。中间级页表内的中间级描述符标识用于标识这些页表的下一级处的相关联页表的中间地址转换数据。页表更新电路(35)保持每个末级描述符和中间级描述符内的状态信息,并将该状态信息从干净状态更新为脏状态:在这些末级描述符中,以指示允许对该相关联的存储器区域的内容进行修改;在这些中间级描述符中,以指示在经由该中间级描述符存取的任何末级描述符的该状态信息内发生从该干净状态到该脏状态的更新。
  • 用于地址转换的数据处理装置和方法-202280013032.8
  • 卡洛斯·加西亚-托宾;布鲁斯·詹姆斯·梅休森;马修·卢西恩·埃文斯;理查德·罗伊·格里森思怀特 - ARM有限公司
  • 2022-02-02 - 2023-09-22 - G06F12/1009
  • 本发明提供了一种用于将多个转换条目存储在高速缓存中并且编码指示每个页表条目的属性的控制信息的装置和方法,每个转换条目对应于多个页表条目中的一个页表条目并且定义第一地址和第二地址之间的转换;响应于查询第一查找地址的查找而在该第一查找地址对应于存储在该高速缓存中的该多个转换条目中的一个转换条目时返回对应第二地址;响应于页表条目中的该属性的修改的通知而修改至少一些该控制信息;以及响应于该页表条目中的该属性的该修改的该通知而将与该页表条目相对应的至少一个转换条目保留在该高速缓存中,以供在查询对应第一查找地址的后续地址查找中使用。
  • 数据存取方法、装置、处理器、计算机系统及存储介质-202310390378.6
  • 张淼;邹云晓;王灿;李寅 - 平头哥(上海)半导体技术有限公司
  • 2023-04-12 - 2023-09-22 - G06F12/1009
  • 本发明提供一种数据存取方法、装置、处理器、计算机系统及存储介质。数据存取方法包括:根据转译请求指定的虚拟地址在翻译后备缓存中查找是否存在匹配的缓存表项,所述虚拟地址对应于第一页面尺寸;当所述翻译后备缓存中不存在所述匹配的缓存表项,分配一缓存行,所述缓存行对应于所述第一页面尺寸;从根页表获取与所述虚拟地址匹配的待回填表项,所述待回填表项映射第二页面尺寸;当所述第二页面尺寸小于所述第一页面尺寸时,将所述虚拟地址设置为对应于所述第二页面尺寸,并再次在所述翻译后备缓存中查找相匹配的缓存表项。使得预设页表可以为概率最大的页面尺寸,能够提高翻译后备缓存的命中率,降低延迟,减轻了内存管理单元的流量压力。
  • 映射表数据的压缩方法、地址查找方法和存储器-202210251229.7
  • 褚世凯;陈正亮;骆小敏;王琛銮;蔡全 - 联芸科技(杭州)股份有限公司
  • 2022-03-15 - 2023-09-22 - G06F12/1009
  • 公开了一种映射表数据的压缩方法、地址查找方法和存储器。该压缩方法用于映射表数据,映射表数据包括一逻辑首地址和具有先后顺序的多个物理地址,包括:根据数值上是否连续将多个物理地址划分为至少一个段,每个段若包含两个或以上的物理地址,则该段包含的物理地址在数值上连续;统计至少一个段的每个段包含的物理地址的个数;以及在存储介质中,以存储至少一个段的每个段的起始物理地址及包含的物理地址的个数来代替存储多个物理地址。本公开的压缩方法计算量小,复杂度低,能够提高固态硬盘的读性能和使用寿命。
  • 一种内存访问方法及装置-202210253507.2
  • 黄凯欣;张扬 - 北京字节跳动网络技术有限公司
  • 2022-03-15 - 2023-09-22 - G06F12/1009
  • 本发明实施例提供了一种内存访问方法及装置,涉及计算机技术领域。该方法包括:接收携带有第一虚拟页地址的内存访问请求;根据第一虚拟地址获取第一页表项,第一页表项为页表中虚拟页地址为第一虚拟页地址的页表项;获取用于指示第一页表项对应的物理页的存储位置的存储状态标识;当存储状态标识为第一标识或第二标识,第一标识指示第一页表项对应的物理页存储于DRAM,第二标识指示第一页表项对应的物理页存储于PMEM时,根据第一页表项的物理页地址确定第一物理页,并对第一物理页进行访问;DRAM和PMEM为平行物理内存空间支持应用使用。本发明实施例用于避免DRAM内存空间被浪费,进而提供更大的总物理内存空间。
  • 支持设备直通虚拟机的物理内存动态分配系统及方法-202310700212.X
  • 糜泽羽;郭志;陈海波;臧斌宇 - 上海交通大学
  • 2023-06-13 - 2023-09-19 - G06F12/1036
  • 本发明提供了一种支持设备直通虚拟机的物理内存动态分配系统及方法,包括:IO队列:用于虚拟机的共享与重映射,第一时间检查到虚拟机新发送的IO命令;哈希表:用于维护虚拟机物理地址与主机物理地址映射状态,检查每一个虚拟机物理地址是否映射到真实物理地址上;内存池:用于给处理IO缺页的内核模块进行内存分配;共享内存:用于同步页表映射,保证缺页处理过程中页表的一致性。本发明能够为设备直通虚拟机支持动态分配内存的能力,从而同时取得设备虚拟化的高性能与内存管理中的超售。
  • 用于管理存储器利用的系统和方法-202310251639.6
  • 奇亮奭 - 三星电子株式会社
  • 2023-03-14 - 2023-09-15 - G06F12/10
  • 公开了用于管理存储器利用的系统和方法。在一个实施例中,生成第一数据结构,其中,第一数据结构与映射到存储器的一个或多个物理地址的一个或多个虚拟地址相关联。第一数据结构的大小基于存储器的特性。接收将被存储在存储器中的数据,并且基于第一数据结构来识别所述一个或多个虚拟地址中的虚拟地址。将所述虚拟地址映射到物理地址,并且将所述数据存储在所述物理地址中。基于存储所述数据来更新第一数据结构。
  • 一种地址管理方法及存储装置-202210205409.1
  • 孙亚萍;冉宜;朱胜;谢寿涛 - 华为技术有限公司
  • 2022-03-02 - 2023-09-12 - G06F12/1009
  • 本申请提供一种地址管理方法及存储装置,涉及数据存储技术领域,用于提高存储空间的利用率。该地址管理方法应用于包括至少一个存储区的存储器中,该地址管理方法包括:接收第一访问请求,该第一访问请求包括第一键值对;根据该第一键值对确定第一物理区块地址;根据该第一键值对的尺寸确定第一地址管理级数,并根据该第一地址管理级数在该至少一个存储区中存储该第一物理区块地址。
  • 映射表管理方法及存储器-202210210608.1
  • 刘双;蔡全;陈正亮;王琛銮;傅凯 - 联芸科技(杭州)股份有限公司
  • 2022-03-04 - 2023-09-12 - G06F12/1009
  • 公开了一种应用于存储器的映射表管理方法及存储器,存储器包括存储介质和缓存单元,该方法包括:根据从主机接收到的写命令和写数据更新缓存单元中存储的映射表;判断在缓存单元中存储的映射表的记录数量是否达到设定的第一阈值;以及当在缓存单元中存储的映射表的记录数量达到第一阈值时,将在缓存单元中存储的映射表的设定数量的记录转移至存储介质中,第一阈值大于设定数量。在该方法中,每当缓存单元中的映射表数量达到第一阈值时,就将小于第一阈值的设定数量的映射表存储至闪存存储器,如此既完整地保存了映射表,又降低了因存储映射表对主机写性能的影响,使主机随机写的性能平缓,降低了写性能波动。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top