[发明专利]借由ITO走线设计改善静电防护方法无效
申请号: | 02142453.5 | 申请日: | 2002-09-19 |
公开(公告)号: | CN1484305A | 公开(公告)日: | 2004-03-24 |
发明(设计)人: | 潘玺文;吴伊宗;林明传 | 申请(专利权)人: | 胜华科技股份有限公司 |
主分类号: | H01L23/60 | 分类号: | H01L23/60;H05F1/00;H05F3/00 |
代理公司: | 中科专利商标代理有限责任公司 | 代理人: | 周国城 |
地址: | 台湾省*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种借由ITO走线设计改善静电防护方法,是用来提高LCM的静电防护能力,不需附加任何元件,不同于以往静电防治的设计理念,过去在IC的内部做静电防护设计,有时并未达到所要求的目标,静电并未有效疏导;本发明的LCD走线设计,只需改变ITO接脚的连接方式,便可以有效提高静电的防护力,其方式是当LCD在做ITO走线设计时,以特殊走线布局,再配合ITO阻值设计,以提高ESD防护功能。 | ||
搜索关键词: | ito 设计 改善 静电 防护 方法 | ||
【主权项】:
1.一种借由ITO走线设计改善静电防护方法,是为一种借由玻璃走线应用方法,可提高IC在玻璃上的静电防护能力,其走线设计范围包含整块玻璃,其特征是,IC和玻璃接触处的ITO走线,以一种特殊面积分布函数涂布于IC底部,并且于玻璃周围涂上一圈ITO走线接VSS,让进入IC的静电,可借由特殊的ITO涂布设计,让静电有效疏导消散,提高IC Bonding于玻璃上对静电的防护能力;其做法为:(1)IC底部:将IC底部的ITO走线宽度,在不影响其他接脚走线下布满IC底部;(2)行列走线设计:在行列走线外围,以ITO走线围上一圈,并接至VSS形成迥圈;(3)重置指令控制接脚(Reset pin):串接一极高阻抗值于Resetpin当中;(4)在Interface处,用VSS包住。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于胜华科技股份有限公司,未经胜华科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/02142453.5/,转载请声明来源钻瓜专利网。
- 上一篇:半导体器件及其制造方法
- 下一篇:具有静电放电防护的封装基板