专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果24个,建议您升级VIP下载更多相关专利
  • [发明专利]运算加速器和数据处理方法-CN201880097652.8有效
  • 顾雄礼;李艳华;张惠敏 - 华为技术有限公司
  • 2018-09-27 - 2023-08-25 - G06N3/063
  • 一种运算加速器和数据处理方法,该运算加速器包括:第一存储器,用于存储第一矩阵,所述第一矩阵的每一行或每一列为第二矩阵的一个子矩阵转换的向量,所述第二矩阵为损失函数的输出值对卷积层输出的卷积结果的偏导数;第二存储器,用于存储第三矩阵,所述第三矩阵为第四矩阵经过转置和反向排列得到的矩阵,所述第四矩阵为在所述卷积层执行卷积运算得到所述卷积结果所使用的权重矩阵;分别与所述第一存储器、所述第二存储器连接的运算电路;所述运算电路,用于获取所述第一矩阵和所述第三矩阵,计算所述第一矩阵和所述第三矩阵的乘积,得到第五矩阵;不需要col2img操作,就可以计算出损失函数对输入矩阵的偏导数,计算效率高。
  • 运算加速器数据处理方法
  • [发明专利]一种神经网络处理器、数据处理方法及相关设备-CN201880098253.3有效
  • 顾雄礼;李艳华;张惠敏 - 华为技术有限公司
  • 2018-09-30 - 2023-08-22 - G06N3/06
  • 本发明实施例公开了一种神经网络处理器、方法及相关设备,其中的神经网络处理器,包括:n个计算核Core、原子操作累加单元和片上共享缓存;每一个Core用于根据输入矩阵计算输入矩阵的核内均值μ,并将μ写入到原子操作累加单元;根据输入矩阵计算m个x2的均值v,并将v写入到原子操作累加单元;原子操作累加单元,用于对n个Core写入的n个μ进行累加得到S1,并将S1写入片上共享缓存;对n个Core写入的n个v的进行累加得到S2,并将S2写入片上共享缓存;每一个Core还用于:从片上共享缓存获取S1和S2,并根据S1和S2计算n个Core的n个输入矩阵的全局方差。采用本申请,可以提升神经网络的训练速度。
  • 一种神经网络处理器数据处理方法相关设备
  • [发明专利]网络数据采集方法以及相关装置-CN201610860283.6有效
  • 顾雄礼;于绩洋;董晓文 - 华为技术有限公司
  • 2016-09-28 - 2022-01-18 - H04L41/14
  • 本申请提供了一种网络数据采集方法以及相关装置,用于减小采集网络性能数据时的资源消耗。本申请提供的方法包括:当网络运行在第一负载下时,判断网络是否达到稳定状态;若确定网络达到稳定状态,则采集网络在第一负载下的第一性能数据;在采集了网络在所述第一负载下的性能数据后,将第一负载增大第一变化量,得到第二负载;在网络运行在第二负载下时,判断网络是否达到稳定状态;若确定网络达到稳定状态,则采集网络在所述第二负载下的第二性能数据。本申请还提供了相关的数据采集装置和计算设备。
  • 网络数据采集方法以及相关装置
  • [发明专利]一种数据过滤方法及终端设备-CN201610797468.7有效
  • 于绩洋;方磊;顾雄礼 - 华为技术有限公司
  • 2016-08-31 - 2021-06-08 - G06F12/0862
  • 一种数据过滤方法及终端设备,该方法应用于终端设备,终端设备设置有至少一个处理器,每个处理器包括共享高速缓存和至少两个内核,共享高速缓存被该至少两个内核所共享,包括:接收第一数据;判断第一数据是否是预取返回的数据;当第一数据是预取返回的数据时,判断第二数据是否是共享数据,第二数据是将要被第一数据替换的数据;当第二数据是共享数据时,获取第一数值,第一数值是与当前采样周期相邻的上一采样周期统计的预取返回的数据中未被使用的数据的数量;当第一数值大于或等于第一预设值时,丢弃第一数据。本发明实施例,可以提高系统性能。
  • 一种数据过滤方法终端设备
  • [发明专利]管理转址旁路缓存的方法和多核处理器-CN201680057517.1有效
  • 方磊;蔡卫光;顾雄礼 - 华为技术有限公司
  • 2016-05-03 - 2020-12-22 - G06F12/00
  • 一种管理转址旁路缓存TLB的方法和多核处理器,其方法用于多核处理器,多核处理器包括第一核,第一核包含一个TLB,该方法包括:第一核接收第一地址转换请求,根据第一地址转换请求查询第一核内的TLB(210);在第一核内的TLB中,确定和第一地址转换请求对应的第一目标TLB表项缺失时,获取第一目标TLB表项(220);在判断第一核内的TLB中的表项存储已满时,从多核处理器中处于空闲状态的核中确定第二核(230);将第一目标TLB表项替换掉第一核内的TLB中的第一表项,并将第一表项存储在第二核内的TLB中(240)。本方法通过利用空闲状态的核的TLB资源来扩大工作的核的TLB容量,能够降低TLB缺失率,加快程序的执行。
  • 管理旁路缓存方法多核处理器
  • [发明专利]一种数据访问系统、数据写入方法及数据读取方法-CN201610958714.2有效
  • 李伟;顾雄礼;董晓文 - 华为技术有限公司
  • 2016-10-27 - 2020-09-29 - G11C16/10
  • 本发明公开了一种数据访问系统、数据写入方法及数据读取方法,属于通信领域。所述数据访问系统包括:系统时钟生成电路、倍频时钟生成电路、处理器核Core和缓存Cache;Core和Cache采用网络接口相连,网络接口的数据传输位宽为m1比特,Cache包含至少一个具有x个端口的随机存储器模块,随机存储器模块包括多个位宽为m2比特的存储行,其中的x*n个存储行组成Cache的一个Cache行,其中x*n*m2=m1。本发明实施例采用时分复用的方式使得单个随机存储器模块在n个倍频时钟周期中实现了第一Cache行数据的写入或者第二Cache行数据的读取,将多个随机存储器模块在空间上的并行转化为单个随机存储器模块在时间上的并行,从而达到提高随机存储器模块的资源利用率的效果。
  • 一种数据访问系统写入方法读取
  • [发明专利]一种页表缓存TLB中表项的访问方法,及处理芯片-CN201680057302.X有效
  • 蔡卫光;顾雄礼;方磊 - 华为技术有限公司
  • 2016-08-11 - 2020-08-14 - G06F12/1009
  • 一种页表缓存TLB中表项的访问方法,及处理芯片,其中方法包括:所述表项包括至少一个组合表项,所述组合表项包括虚拟大页号,位向量字段以及物理大页号,其中,所述虚拟大页号为N个连续的虚拟页的标识,所述位向量字段包含N个比特,所述N个比特和所述N个连续的虚拟页一一对应,且所述N个比特分别用来标识所述N个连续的虚拟页的页表存在状态,所述物理大页号为所述N个连续的虚拟页所对应的N个连续的物理页的标识。使用一个表项表示了多个虚拟页到物理页的映射,在页表长度固定的情况下,可以将TLB中表项的数量成倍增加,从而提高TLB命中概率,减少TLB Miss,因此可以降低程序处理延迟提高处理芯片的处理效率。
  • 一种缓存tlb中表访问方法处理芯片
  • [发明专利]压缩数据的方法、装置和设备-CN201680057387.1有效
  • 顾雄礼;方磊;刘鹏;钱斌海 - 华为技术有限公司
  • 2016-04-07 - 2020-06-26 - H04L29/08
  • 提供一种压缩数据的方法、装置和设备,该方法在包括计算节点、管理节点和至少两个压缩节点的系统中执行,该方法包括:该管理节点在接收到该计算节点发送的压缩请求时,确定该至少两个压缩节点中每个压缩节点当前的工作状态,该工作状态包括空闲状态和忙状态;该管理节点根据每个压缩节点当前的工作状态,从该至少两个压缩节点中确定目标压缩节点,该目标压缩节点当前的工作状态为空闲状态;该管理节点发送处理指令消息,以使该目标压缩节点对来自该计算节点的待压缩数据进行压缩处理。
  • 压缩数据方法装置设备
  • [发明专利]片上网络中处理报文的方法和路由器-CN201510260236.3有效
  • 顾雄礼;蔡卫光;方磊 - 华为技术有限公司
  • 2015-05-20 - 2020-02-14 - H04L12/933
  • 本发明提供了一种片上网络中处理报文的方法和路由器,该方法包括:路由器接收第一处理器核发送的请求报文;该路由器确定缓存的响应报文的地址与该请求报文的地址的关系,该缓存的响应报文包括至少一个第二处理器核的响应报文,该第二处理器核与该路由器不直接相连;该路由器根据该关系,确定对该请求报文的处理方式。由此,能够降低访存时延,提升处理器的整体性能,并能够利用不同处理器核的数据共享机会减少网络访问开销。
  • 网络处理报文方法路由器
  • [发明专利]多片多核处理器的缓存一致性操作方法及多片多核处理器-CN201610177729.5有效
  • 顾雄礼;方磊;刘鹏;胡琪 - 华为技术有限公司
  • 2016-03-25 - 2020-02-14 - G06F15/78
  • 本发明实施例公开了一种多片多核处理器的缓存一致性维护方法以及多片多核处理器,其中方法包括:接收针对第一数据块的写请求,该写请求由第一处理器芯片中第一处理器核发送,且该写请求包括第一数据块的标识以及待写入数据;根据第一数据块的标识,在第一处理器芯片中的片上目录查询到和第一数据块对应的片上目录的表项,从查询的片上目录的表项中确定存储第一数据块的处理器核的核标识,向核标识对应的处理器核发送删除第一数据块的指令消息;根据片上目录表项中的片上独有标识确定所述第一数据块是第一处理器芯片独有时,不发送针对第一数据块的片间目录查询请求;指示第一处理器核将待写入数据写入到第一处理器核内的私有缓存中。
  • 多核处理器缓存一致性操作方法
  • [发明专利]处理器芯片、布局方法及访问数据的方法-CN201580001148.X有效
  • 张广飞;蔡卫光;顾雄礼 - 华为技术有限公司
  • 2015-07-31 - 2020-02-14 - G06F12/0877
  • 本发明公开了一种处理器芯片、布局方法及访问数据的方法,处理器芯片包括路由器模块(230)构成的网络、处理器核(200)集合以及最后一级缓存LLC模块,LLC模块包括标签存储单元(210)与数据存储单元(220),其中:标签存储单元位于处理器芯片的第一位置,处理器核集合位于处理器芯片的第二位置,第一位置位于第二位置的中心;数据存储单元位于处理器芯片的第三位置,第三位置位于第二位置的四周;处理器核集合中的第一处理器核根据数据访问请求访问标签存储单元,获取数据访问请求对应的标签,并根据标签访问数据存储单元,得到待访问的数据。采用本发明,有利于缓解处理器核集合访问LLC模块时造成的拥塞,提高访问请求的执行效率。
  • 处理器芯片布局方法访问数据
  • [发明专利]计算机设备和计算机设备数据读写的方法-CN201580002875.8有效
  • 陈云;王海彬;顾雄礼;崔晓松 - 华为技术有限公司
  • 2015-07-22 - 2019-10-18 - G06F1/16
  • 一种计算机设备和计算机设备数据读写的方法,以解决现有技术中计算机设备的CPU在进行远端数据的读写时时延大影响系统性能的问题。本发明实施例中的计算机设备的CPU与所述云控制器是通过DDR接口相连,由于DDR接口传输数据的速度高,不会产生中断。并且,所述CPU将读写操作请求转化为控制命令写入云控制器的发送队列模块后,由于所述云控制器是根据所述控制命令中的操作信息对所述网络设备进行所述读操作或所述写操作,所述CPU将控制命令写入发送队列模块后就不用等待云控制器的操作,可以继续其它业务处理,例如继续写入其它的控制命令,避免了CPU资源的浪费,提高了CPU的利用率。
  • 计算机设备数据读写方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top