专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果9个,建议您升级VIP下载更多相关专利
  • [发明专利]不均校正数据生成装置-CN202180093012.1在审
  • 畠中真;坂本隆;村瀬浩;萩原光夫;铃木秀明;吉泽和德 - 株式会社宜科思
  • 2021-02-04 - 2023-10-03 - G09G3/20
  • 提供一种抑制在R、G、B一同点亮时出现颜色不均的不均校正数据生成装置。不均校正数据生成装置(1)具备:图案产生部(6),其使显示面板(2)的全部的R、G、B子像素以同一色阶点亮的红色图像、绿色图像被显示、蓝色图像;单色摄像机(7),其以单色方式拍摄各图像;控制部(8),其基于单色摄像机(7)的摄影数据来生成用于校正R、G、B的亮度不均的第一红色亮度校正数据、第一绿色亮度校正数据、第一蓝色亮度校正数据;图案产生部(9),其使利用各亮度校正数据进行了校正的红色图像、绿色图像、蓝色图像同时显示,来使显示面板(2)显示白色图像;彩色摄像机(10),其以彩色方式拍摄白色图像;以及控制部(11),其基于彩色摄像机10的摄影数据来生成用于校正颜色不均的颜色校正数据,并基于各亮度校正数据和颜色校正数据来生成不均校正数据。
  • 不均校正数据生成装置
  • [发明专利]输入信号校正装置-CN202180066219.X在审
  • 畠中真;坂本隆;峰岸美英;初田良平;仙田哲理 - 株式会社宜科思
  • 2021-02-25 - 2023-06-06 - G09G5/00
  • 本发明所涉及的输入信号校正装置(10)具备以动作频率f进行动作的输入电路(12)、扩展缩退电路(13)、分离复原电路(15)及延迟调整电路(16)、以动作频率f/2进行动作的去不均电路(14)、以及加法电路(17),扩展缩退电路(13)基于控制信号使输入信号的周期成为2倍来输出预处理信号、或者使输入信号缩退为1/2来输出预处理信号,去不均电路(14)校正来自扩展缩退电路(13)的预处理信号来输出校正信号,分离复原电路(15)基于控制信号使校正信号的周期成为1/2来输出差分信号、或者使校正信号的周期成为1/2并且在2个周期内均输出相同的差分信号,延迟调整电路(16)使输入信号延迟来输出延迟信号,加法电路(17)将延迟信号与差分信号相加来输出输出信号。
  • 输入信号校正装置
  • [发明专利]输入信号校正装置-CN202180023985.8在审
  • 畠中真;坂本隆;峰岸美英;初田良平;仙田哲理 - 株式会社宜科思
  • 2021-02-25 - 2022-11-15 - G09G3/20
  • 本发明提供一种能够降低消耗电力的输入信号校正装置。本发明所涉及的输入信号校正装置(10)具备以动作频率f进行动作的输入电路(12)、扩展电路(13)、缩退电路(14)、分离电路(16)、复原电路(17)及延迟调整电路(18)、以动作频率f/2进行动作的去不均电路(15)、以及加法电路(19),扩展电路(13)使R、B的输入信号的周期成为2倍来输出预处理信号,缩退电路(14)使G的输入信号缩退,去不均电路(15)校正来自扩展电路(13)和缩退电路(14)的预处理信号来输出校正信号,分离电路(16)使R、B的校正信号的周期成为1/2来输出差分信号,复原电路(17)使G的校正信号的周期成为1/2并且在2个周期均输出相同的差分信号,延迟调整电路(18)使输入信号延迟来输出延迟信号,加法电路(19)将延迟信号与差分信号相加来输出输出信号。
  • 输入信号校正装置
  • [发明专利]不均匀校正系统、不均匀校正装置及面板驱动电路-CN201680003108.3有效
  • 畠中真;坂本隆;冈田圭介 - 宜客斯股份有限公司
  • 2016-12-19 - 2022-08-30 - G09G3/20
  • 本发明提供一种不均匀校正系统,其在伽马校正之后进行不均匀校正的情况下能够抑制成本上升及制造时间增加并且进行与显示面板的每个个体的特性匹配的不均匀校正。本发明涉及的不均匀校正系统(1),具备:面板驱动电路(4),其设置有:伽马校正电路(8),其对被输入到输入接口(6)的图像信号进行伽马校正;伽马校正信息获取电路(9),其获取进行伽马校正所得到的伽马校正信号作为伽马校正信息;不均匀校正电路(10),其基于校正数据对伽马校正信号进行不均匀校正;以及输出接口(12),其将伽马校正信息输出到外部;以及不均匀校正装置(5),其设置有:图案产生器(13),其将规定图像的图像信号输出到输入接口(6);以及控制部(16),其基于关于该图像信号从输出接口(12)输入到伽马校正信息读取部(14)读取的每个个体的伽马校正信息,生成校正数据。
  • 不均匀校正系统装置面板驱动电路
  • [发明专利]使内置驱动器小型化的半导体装置-CN03107221.6无效
  • 三浦学;畠中真;山下武一 - 三菱电机株式会社
  • 2003-03-17 - 2004-02-04 - H03H17/00
  • 可以获得一种能够获得晶片测试时所要求的驱动功率,并且能够防止正常动作时发生驱动噪声和抑制消费电流并驱动其他半导体装置的驱动尺寸。具有与多芯片封装内的其他半导体装置连接的第1焊盘;晶片测试时通过探针连接的第2焊盘;驱动与第1焊盘连接的其他半导体装置的第1缓冲器;受第1缓冲器驱动、以比第1缓冲器的驱动功率还大的驱动功率驱动连接在第2焊盘的测试机的负荷容量、受外部提供的控制信号控制而处于导通/截止状态的第2缓冲器。
  • 内置驱动器小型化半导体装置
  • [发明专利]半导体集成电路与多片封装件-CN02132189.2无效
  • 山下武一;畠中真;三浦学 - 三菱电机株式会社
  • 2002-08-26 - 2003-04-16 - H03K19/0175
  • 本发明旨在提供这样的半导体集成电路,它可在封装后进行驱动能力的最适化,由此抑制噪声的发生并降低电力消耗。由于能够对只在多片封装件(MCP)内部使用的内部输入输出端子和内部输出端子的全部或一部分作可变设定,在封装前的单晶片测试时可以强化其驱动能力,以充分驱动附接在测试器和内部输入输出端子或内部输出端子之间的大负载;并且在封装后可以弱化其驱动能力,以抑制噪声的发生并降低电力消耗。
  • 半导体集成电路封装
  • [发明专利]存储电路-CN02127279.4无效
  • 畠中真;新居浩二;万行厚雄;藤野毅 - 三菱电机株式会社
  • 2002-07-31 - 2003-03-19 - G11C7/00
  • 在存储电路中,即使发生局部地同时发生多个位错误的多位软错误也可以进行错误纠正。在向存储单元阵列21进行给例如4位的数据附加了3位的奇偶位后的7位数据的读出/写入动作时,对各7位数据进行错误纠正。在存储阵列21中,沿字线方向规定了例如分割为各4位的存储单位31~37,将7位数据向存储单元阵列21写入时,在字线方向7位数据中相互不同的1位作为写入位数据写入各个存储单位31~37,在7位数据中,写入位数据具有7位的间隔。错误纠正电路24a~24d分别以7位数据为单位进行7位数据的错误纠正。
  • 存储电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top