专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果10个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体器件的制造方法-CN201410372926.3有效
  • 小川和人;成重和树;佐藤孝纪 - 东京毅力科创株式会社
  • 2014-07-31 - 2018-12-18 - H01L21/311
  • 本发明提供半导体器件的制造方法。该制造方法包括:(a)在等离子体处理装置的处理容器内准备被处理体的工序,该被处理体具有:包括交替层叠的氧化硅膜和氮化硅膜的多层膜和设置于该多层膜上的掩模;和(b)对多层膜进行蚀刻的工序,在该工序中,将包括氢气、溴化氢气体和三氟化氮气体且包括烃气体、氟烃气体和碳氟化合物气体中的至少任一种的处理气体供给到处理容器内,在等离子体处理装置的处理容器内生成处理气体的等离子体。
  • 半导体器件制造方法
  • [发明专利]半导体器件的制造方法-CN201510078894.0有效
  • 高桥垒;石田龙宇;成重和树 - 东京毅力科创株式会社
  • 2015-02-13 - 2017-10-20 - H01L21/311
  • 本发明提供半导体器件的制造方法。对多层膜高速且选择性进行蚀刻。在等离子体处理装置的处理容器内隔着掩模对设置于蚀刻停止层上的并且包括具有相互不同的介电常数的交替层叠的第一膜和第二膜的多层膜进行蚀刻。该方法包括(a)将包含氢、溴化氢和三氟化氮且包含烃、碳氟化合物和氟代烃中至少任一者的第一气体供给到处理容器内,使该第一气体激发,从多层膜的表面至层叠方向的中途位置对该多层膜进行蚀刻的步骤;和(b)将实质上不包含溴化氢而包含氢和三氟化氮并且包含烃、碳氟化合物和氟代烃中至少任一者的第二气体供给到处理容器内,使该第二气体激发,从多层膜的中途位置至蚀刻停止层的表面对该多层膜进行蚀刻的步骤。
  • 半导体器件制造方法
  • [发明专利]半导体制造装置的制造方法和半导体制造装置-CN201380006696.2有效
  • 成重和树;佐藤孝纪;佐藤学 - 东京毅力科创株式会社
  • 2013-02-01 - 2014-10-15 - H01L21/3065
  • 本发明提供一种半导体制造装置的制造方法,其用于对在基板上交替地层叠相对介电常数不同的第1膜和第2膜而成的多层膜进行蚀刻,在多层膜上形成规定形状的孔等,上述半导体制造装置的制造方法包括:利用包含含溴气体、含氯气体、含碘气体的至少任一种的气体和第1流量的CF类气体的气体,将多层膜蚀刻至第1深度的第1工序;在第1工序之后,利用包含含溴气体、含氯气体、含碘气体的至少任一种的气体和与第1流量不同的第2流量的CF类气体的气体,将多层膜蚀刻至与上述第1深度不同的第2深度的第2工序;和在第2工序后,实施过蚀刻直至孔等到达多层膜的基底层的第3工序。
  • 半导体制造装置方法
  • [发明专利]半导体器件的制造方法和计算机存储介质-CN201210053193.8有效
  • 渡部诚一;佐藤学;成重和树;佐藤孝纪;胜沼隆幸 - 东京毅力科创株式会社
  • 2012-03-02 - 2012-09-05 - H01L21/311
  • 本发明提供半导体器件的制造方法和计算机存储介质。本发明提供一种半导体器件的制造方法,其蚀刻基板形成台阶状结构,上述基板具有:多层膜,交替叠层有第一介电常数的第一膜和与第一介电常数不同的第二介电常数的第二膜;和位于多层膜的上层作为蚀刻掩模发挥作用的光致抗蚀剂层,该半导体器件的制造方法,包括:第一工序,以光致抗蚀剂层为掩模,对第一膜进行等离子体蚀刻;第二工序,将光致抗蚀剂层暴露于含氢等离子体;第三工序,修整光致抗蚀剂层;和第四工序:以通过第三工序修整过的光致抗蚀剂层和在第一工序中进行了等离子体蚀刻的第一膜为掩模,蚀刻第二膜,通过反复进行第一工序至第四工序,使多层膜为台阶状结构。
  • 半导体器件制造方法计算机存储介质
  • [发明专利]半导体装置的制造方法以及存储介质-CN200810145897.1有效
  • 成重和树;长仓幸一 - 东京毅力科创株式会社
  • 2008-08-18 - 2009-02-18 - H01L21/311
  • 本发明提供一种半导体装置的制造方法以及存储介质,能够每次在对基板上形成的有机膜进行蚀刻时得到良好的蚀刻形状。该半导体装置的制造方法包括:利用等离子体对含硅膜进行蚀刻,转印该含硅膜上的图案掩模的图案的工序;除去所述图案掩模使所述含硅膜的表面露出的工序;利用等离子体中的氧活性种通过所述含硅膜的图案对所述有机膜的表面进行蚀刻,由此形成凹部的工序;之后溅射所述含硅膜从而在所述凹部的内壁上形成由含硅物构成的保护膜的工序;和利用等离子体中的氧活性种通过所述含硅膜的图案沿更深方向对凹部进行蚀刻,从而形成孔或者槽的工序,通过这样,因为能够从氧活性种保护凹部侧壁的同时进行蚀刻,所以能够得到良好的图案形状。
  • 半导体装置制造方法以及存储介质

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top