专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果74个,建议您升级VIP下载更多相关专利
  • [发明专利]一种SoC芯片固件升级的安全处理系统及方法-CN202010860122.3有效
  • 马资道;魏贵鹏;谢演 - 成都三零嘉微电子有限公司
  • 2020-08-24 - 2023-10-10 - G06F8/654
  • 本发明公开了一种SoC芯片固件升级的安全处理系统及方法,所述系统包括:安全访问控制模块,用于实现特殊存储区访问权限的获取,以及用于主存储区中各个区域的划分和边界的配置,各个区域访问密码的设置、各个区域的读写、擦除操作的控制和JTAG的开关控制;防出错防篡改检测模块,用于在使用BootLoader进行SoC芯片固件升级时,对用户固件程序的BIN文件进行正确性检测和版本号比对;身份合法性验证单元,用于对BIN文件进行身份合法性验证;数据传输加解密模块,用于对BIN文件在空中传输地过程中进行加解密处理;文件数据完整性验证单元,用于对BIN文件进行数据完整性验证。本发明解决了SoC芯片固件升级过程中各个阶段的数据安全问题。
  • 一种soc芯片升级安全处理系统方法
  • [发明专利]安全可信CPU芯片OTP数据批量加载系统及方法-CN202010021727.3有效
  • 秦放;黄橙;黄臻 - 成都三零嘉微电子有限公司
  • 2020-01-09 - 2023-08-22 - G06F21/51
  • 本发明公布了安全可信CPU芯片OTP数据批量加载系统及方法,对芯片内安全SE部分进行初始化灌装,所述系统包括安全加载主机、至少一个安全SE加载板和多路CPU加载板,所述安全SE加载板通过集线装置与安全加载主机连接,所述安全SE加载板还通过内部I/O接口B与多路CPU加载板连接;通过安全加载主机将密文加载数据发送至安全SE加载板,安全SE加载板通过CPU加载板完成对多个安全可信CPU芯片的OTP数据批量加载,并反馈安全SE加载板加载数据的加载情况至加载主机,其实现了对OTP重要数据的加密保护,在加载过程中通过角色认证和加载过程数据完整性校验,保证了关键数据加载的安全性、稳定性和高效性,其成本更低,数据加载也更容易实现。
  • 安全可信cpu芯片otp数据批量加载系统方法
  • [发明专利]一种ROM固件修改方法、装置及芯片内部程序存储器-CN202310489671.8在审
  • 姜冬梅;何欣霖;何卫国 - 成都三零嘉微电子有限公司
  • 2023-05-04 - 2023-08-11 - G06F15/78
  • 本申请公开一种ROM固件修改方法,芯片内部程序存储器包括ROM与e‑flash,该方法为:CPU通过PC指针跳转检测电路执行存放在ROM中的固件A,在CPU执行固件B之前,通过PC跳转检测电路判断下一个PC值是否等于功能修改存储单元组中的跳转源地址,若等于,CPU通过PC跳转检测电路跳转至功能修改存储单元组中的跳转目的地址并执行固件D,CPU通过PC指针跳转检测电路根据固件D的跳转指令跳转至ROM中并执行固件C。通过将ROM和e‑flash结合,面对ROM不能修改固件的问题,通过PC指针跳转检测电路跳转至e‑flash执行替换固件完成对ROM中固件的修改,还能使得芯片内部程序存储器兼具备访问速度快、面积小、可编程和不易失的特点。
  • 一种rom修改方法装置芯片内部程序存储器
  • [发明专利]一种提高混合映射算法的日志块读写性能的方法-CN201911357707.7有效
  • 王志奇;何欣霖;周道双 - 成都三零嘉微电子有限公司
  • 2019-12-25 - 2023-07-25 - G06F16/18
  • 本发明涉及NAND Flash存储器数据读写领域,公开了一种提高混合映射算法的日志块读写性能的方法,该方法通过现有的混合映射算法的日志块的映射粒度调整为N倍的512B,并且N*512B能够被NAND Flash的页容量整除,同时根据NAND Flash存储器的页容量来构建多个缓存器,在写入数据时,先通过缓存器,在写入到NAND Flash存储器中,在读取时,先将数据导入缓存器中,在从缓存器中返回数据。本发明通过调整日志块的映射粒度能够实现读写性能的提升,其中N越小,对性能的改善越显著,但是随之而来的时映射表项的倍增,所以在实际应用当中,可以综合权衡性能和映射表项之间的关系,取一个合适的N值,达到性能优化的目的。
  • 一种提高混合映射算法日志读写性能方法
  • [发明专利]基于SDIO接口的嵌入式多CPU互联电路、互联方法及驱动方法-CN202010021731.X有效
  • 索艳滨;邹式论;卿辉;刘鸿宇 - 成都三零嘉微电子有限公司
  • 2020-01-09 - 2023-07-11 - H04L9/40
  • 本发明提出了基于SDIO接口的嵌入式多CPU互联电路、互联方法及驱动方法,所述互联电路包括由多片CPU构成的CPU组和一个隔离加速单元,每一片CPU与隔离加速单之间通过两组收、发独立的SDIO通道和专用的收、发中断连接,所述的CPU组与宿主机、内网和外网连接;互联方法包括初始化步骤、寄存器配置步骤、数据传输步骤以及中断实现步骤;驱动方法包括:S1:注册一个网卡设备;S2:对SDIO设备进行初始化;S3:请求必要的系统资源,并告诉网卡设备开始工作;S4:当输入设备将数据准备好或输出设备可接收数据时,向CPU发出中断请求,以进行数据传输;本发明避免收发总线复用以及嵌入式CPU端采用查询处理带来的CPU占用率高的问题,解决了总线利用率低和通道拥塞的缺点。
  • 基于sdio接口嵌入式cpu电路方法驱动
  • [发明专利]一种基于编译型语言的源码加密方法-CN202310068929.7在审
  • 邹式论;秦放;吴汶泰 - 成都三零嘉微电子有限公司
  • 2023-02-06 - 2023-06-06 - G06F21/60
  • 本发明公开了一种基于编译型语言的源码加密方法,包括以下步骤:S1.使用openssl软件库生成非对称密钥对;S2.依据非对称算法以及S1步骤中生成的公钥生成代码加密工具;S3.使用代码加密工具对目标源码进行加密,获得同名源代码加密文件;S4.修改编译器源代码,加入非对称算法,将S1步骤中生成的私钥导入编译器源码,并修改编译器处理逻辑,形成可执行文件;S5.将S3步骤中生成的同名源代码加密文件以及S4步骤中修改后的编译器可执行文件导出发布;S6.使用S5步骤中的发布包编译目标源码,并执行。在整个源码加密编译过程中,编译器执行过程直接在程序地址空间内解密并编译,从而达到较好的源代码保护目的。
  • 一种基于编译语言源码加密方法
  • [发明专利]一种可配置模乘法器-CN202211631526.0在审
  • 张清宇;杨瑞瑞;何卫国;陈早;马云飞;殷春 - 成都三零嘉微电子有限公司
  • 2022-12-19 - 2023-05-26 - G06F7/523
  • 本发明提供一种可配置模乘法器,包括n×n位二进制乘法器、比特抽取器、(n‑1‑k)×k位二进制乘法器、第一配置寄存器堆、压缩树加法器、第二配置寄存器堆、n+1位加法器、2位加法器、保留进位加法器、n+2位加法器以及模修正单元。本发明的可配置模乘法器对高位部分积模修正提出了一种新的模修正方案,大幅减少了可配置通用模乘法器的配置容量,降低了通用模乘法器的关键路径时延,与现有技术相比,该可配置模乘法器解决了余数系统应用的可变余数基要求,并通过将乘法器和求模修正部分完全分离,解决了常规应用和余数应用的硬件兼容问题。
  • 一种配置乘法器
  • [发明专利]一种基于三元神经网络的模板攻击方法及系统-CN202211660183.0在审
  • 陈大钊;朱翔;王明东;吴朋庭 - 成都三零嘉微电子有限公司
  • 2022-12-23 - 2023-05-26 - G06N3/048
  • 本发明提供一种基于三元神经网络的模板攻击方法及系统,所述方法包括:S1,能量迹数据采集:采集密码设备运行时的能量迹,并计算对应的标签值;S2,三元神经网络搭建;S3,模型训练:将采集的能量迹以及对应的标签值,输入到三元神经网络中进行训练,得到最优三元神经网络,并输出特征提取后的能量迹;S4,数据集构建:将特征提取得到的能量迹分为建模能量迹和攻击能量迹;S5,模板构建:根据建模能量迹构建模板;S6,模板匹配:计算攻击能量迹与构建的模板匹配的概率,并根据计算出的概率求出对应的密钥作为被攻击设备的密钥。本发明能够解决现有技术存在的超参数调试困难、特征点提取无法针对有防护泄露以及信息损失的问题。
  • 一种基于三元神经网络模板攻击方法系统
  • [实用新型]一种高防护性USB设备-CN202222671725.6有效
  • 崔建宇 - 成都三零嘉微电子有限公司
  • 2022-10-11 - 2023-03-21 - G06K19/077
  • 本实用新型具体涉及一种高防护性USB设备,包括壳体(1)、PCB(2),还包括后盖(3);所述PCB(2)上还有保护壳(4);所述PCB(2)部分置于保护壳(4)内;所述PCB(2)与保护壳(4)粘连;所述保护壳(4)与壳体(1)粘连;所述后盖(3)与壳体(1)粘连,所述PCB(2)上焊接有多个电子元器件(203),所述PCB(2)一端设有用于控制USB设备的数据读取的按动开关(201),另一端设有用于供电和传输信号的金手指(202),所述保护壳(4)通过特定模具将所述PCB(2)的除金手指(202)及按动开关(201)外的多个电子元器件(203)之间的空隙灌封导热胶一体成型,本实用新型结构简单,防护性强,使USB设备具有良好的导热性、防水性和抗震性。
  • 一种防护usb设备
  • [发明专利]一种自动消除SPI接口延迟差别的电路及方法-CN202210670763.1在审
  • 姜冬梅;何欣霖;何卫国 - 成都三零嘉微电子有限公司
  • 2022-06-15 - 2022-11-01 - G06F13/42
  • 本发明提供一种自动消除SPI接口延迟差别的电路及方法,属于串行外设接口技术领域,解决了SPI接口通信中由于延迟差别,导致时钟频率无法做高,进而影响传输效率的问题;包括De‑skew电路,SPI发送电路依次连接多位数据线、De‑skew电路和接收电路,所述De‑skew电路包括高精度可调延迟线组;消除延迟差别的方法为:采用双沿采样方式进行SPI通信,消除SPI从机和SPI主机的延迟差别,包括先消除与接收电路相连的多位数据线间的延迟差别,再消除时钟线与数据线间的延迟差别;本发明实现了在SPI接口通信过程中不产生延迟差别的效果,从而使得数据有效采样窗口大,提高了SPI接口通信的时钟频率及传输效率。
  • 一种自动消除spi接口延迟别的电路方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top