专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果63个,建议您升级VIP下载更多相关专利
  • [发明专利]一种提高集成电路测试覆盖率的方法及装置-CN202011441931.7有效
  • 葛颖峰;李孙华;徐祎喆;朱勇 - 重庆百瑞互联电子技术有限公司
  • 2020-12-08 - 2023-08-04 - G01R31/317
  • 本申请公开一种提高集成电路测试覆盖率的方法及装置,涉及集成电路设计领域。该方法包括:获取集成电路中的不可控输入寄存器,包括,根据集成电路中任一可观测的第一输出寄存器,确定以第一输出寄存器为输出的第一输入寄存器中的第一不可控输入寄存器;根据第一不可控输入寄存器,确定以第一不可控输入寄存器为输入的第二输出寄存器;根据第N输出寄存器,确定以第N输出寄存器为输出的第N输入寄存器中的第N不可控输入寄存器;对不可控输入寄存器进行修复,包括:在不可控输入寄存器处分别添加可控输入寄存器,进行修复。通过分析、搜索集成电路中不可控输入寄存器,并在不可控输入寄存器处添加可控输入寄存器,以提高集成电路测试覆盖率。
  • 一种提高集成电路测试覆盖率方法装置
  • [发明专利]一种功率混频器、射频电路、装置、设备-CN202010151051.X有效
  • 苏杰;徐祎喆;朱勇 - 重庆百瑞互联电子技术有限公司
  • 2020-03-06 - 2023-07-04 - H03D7/16
  • 本发明公开了一种功率混频器、射频电路、装置、设备,属于电子与通信技术领域。该功率混频器包括:混频器模块,其通过锗化硅异质结双极晶体管放大电路将模拟基带电流信号放大,并且通过锗化硅异质结双极晶体管开关电路将本振电压信号转换成本振电流信号,混频器模块将放大后的模拟基带电流信号和本振电流信号混频处理为射频电流信号;变压器模块,其将接收的射频电流信号转换成射频功率信号后输出所述功率混频器。本发明的应用提高了基带电压信号转换成基带电流型号的线性度和效率,节省功耗,提高输出功率。
  • 一种功率混频器射频电路装置设备
  • [发明专利]一种功率放大器-CN202010278876.8有效
  • 苏杰;徐祎喆;朱勇 - 重庆百瑞互联电子技术有限公司
  • 2020-04-10 - 2023-06-02 - H03F3/24
  • 本发明公开了一种功率放大器,属于电子与通信技术领域。该功率放大器由采用CMOS电路构成的偏置电路和采用锗化硅异质结三极管电路构成的信号放大电路组成。其中,偏置电路包括正温度系数电流源电路;负温度系数电流源电路;电流镜电路,其将接收的正温度系数电流和负温度系数电流组合成一个温度系数可调节的电流源,然后通过输出端输出该电流源;偏置电压电路,其根据温度系数可调节的电流源输出变化的电流;以及信号放大电路,其采用锗化硅异质结三极管电路将输入的射频信号放大后输出。本发明应用时,可在‑10dBm到30dBm之间调节输出功率,从而既能满足小功率时的低功耗应用,又能满足在特殊远距离情况下大输出功率的应用。
  • 一种功率放大器
  • [发明专利]一种混合双尾动态锁存比较器-CN202011474163.5有效
  • 苏杰;李孙华;徐祎喆;朱勇 - 重庆百瑞互联电子技术有限公司
  • 2020-12-14 - 2023-05-09 - H03K5/22
  • 本申请公开了一种混合双尾动态锁存比较器,属于电路设计领域。本申请的一种混合双尾动态锁存比较器包括预放大时钟控制单元,其通过同相时钟信号控制其中间输出节点的电位状态,其中电位状态包括充电状态和放电状态;交叉耦合单元,其对混合双尾动态锁存比较器的有效跨导和中间差分电压进行调节,其两个输入端分别对应连接预放大输入单元的两个输出端和锁存结构单元的两个输入端;反馈控制单元,其对中间输出节点接收到的信号进行反馈,并根据锁存结构单元的输入信号控制反馈控制单元的通断,其两个输入端对应连接交叉耦合单元的两个输入端。本申请减小了混合双尾动态锁存比较器的延迟,减小了功耗和噪声影响。
  • 一种混合动态比较
  • [发明专利]一种用于集成电路设计的标准单元追踪方法-CN202010279408.2有效
  • 葛颖峰;吴景生;徐祎喆;朱勇 - 重庆百瑞互联电子技术有限公司
  • 2020-04-10 - 2023-03-31 - G06F30/327
  • 本发明公开了一种用于集成电路设计的标准单元路径追踪方法,属于集成电路设计技术领域。一种用于集成电路设计的标准单元追踪方法,包括:从第一节点出发,采用DC工具中的扇出点命令查找第一节点的全部子节点,然后采用TCL中的lsearch命令逐一分析这些子节点中是否存在第二节点;若存在,则从第一节点开始,按照层级关系依次经过第一节点、第一节点与第二节点之间的中间逻辑点、第二节点,建立第一节点与第二节点之间的链接路径;然后将所有链接路径存储生成一个链接路径列表;打印,输出该链接路径。本发明的应用可从复杂的集成电路中快速查找两个逻辑点之间的链接路径,提高两个逻辑点之间信息分析的效率,降低集成电路设计的难度。
  • 一种用于集成电路设计标准单元追踪方法
  • [发明专利]一种超低功耗的电源动态比较器电路-CN202011475723.9有效
  • 苏杰;李孙华;徐祎喆;朱勇 - 重庆百瑞互联电子技术有限公司
  • 2020-12-14 - 2022-12-09 - H03K5/24
  • 本发明公开了一种超低功耗的电源动态比较器,属于集成电路技术领域。该超低功耗的电源动态比较器包括前置放大器电路、交叉耦合器电路和再生锁存器电路,其中,前置放大器电路包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管和第七晶体管、第一输出节点电容和第二输出节点电容;交叉耦合器电路包括第八晶体管和第九晶体管;再生锁存器包括第十晶体管、第十一晶体管、第十二晶体管、第十三晶体管、第十四晶体管、第十五晶体管、第十六晶体管和第十七晶体管。本发明能够防止比较器对较小的差分输入信号完全放电,能够减少能量的消耗,提高了比较器的工作效率,且能够节省面积。
  • 一种功耗电源动态比较电路
  • [发明专利]一种超低功耗带隙基准电压源电路-CN202011621119.2有效
  • 苏杰;李孙华;徐祎喆;朱勇 - 北京百瑞互联技术有限公司
  • 2020-12-31 - 2022-07-08 - G05F1/567
  • 本发明公开了一种超低功耗带隙基准电压源电路,属于带隙基准电压源设计技术领域。该电路包括:启动电路模块以及内核参考电压电路模块,启动电路模块用于启动内核参考电压电路模块;内核参考电压电路模块用于产生正温度系数电压以及负温度系数电压并相加得到参考电压。其中内核参考电压电路模块包括堆栈晶体管模块,堆栈晶体管模块包括第一堆栈晶体管组以及第二堆栈晶体管组。本发明的一种超低功耗带隙基准电压源电路,通过用堆栈晶体管代替电阻器避免了电阻与晶体管不匹配对电压源性能的影响,改善了面积和功耗,消除了后加工修整的需要,缩短上市需要的时间,从而降低产品成本。
  • 一种功耗基准电压电路
  • [发明专利]一种零开尔文基准电压的三结带隙电路-CN202011525397.8有效
  • 苏杰;李孙华;徐祎喆;朱勇 - 重庆百瑞互联电子技术有限公司
  • 2020-12-22 - 2022-06-03 - G05F3/24
  • 本发明公开了一种零开尔文基准电压的三结带隙电路,属于集成电路技术领域。该电路包括:电压生成模块,电压自举模块以及电压求和模块。电压生成模块包括三个二极管,利用正温度系数电流以及恒定电流对三个二极管进行偏置得到三个二极管的输出电压;电压自举模块包括三个电压自举单元,三个电压自举单元的三个输入端对应连接电压生成模块中三个二极管的阴极,对三个二极管的输出电压进行增益得到三个增益电压;以及电压求和模块的三个输入端对应连接三个电压自举单元的输出端,对三个增益电压进行求和得到基准电压。本发明理想地消除了所有温度非线性,克服了现有技术中带隙电路的缺点,消除了基准输出电压的温度依赖性。
  • 一种零开尔文基准电压三结带隙电路
  • [发明专利]用于SOC的全数字频率综合器及芯片-CN202111578603.6在审
  • 苏杰;朱勇;徐祎喆 - 百瑞互联集成电路(上海)有限公司
  • 2021-12-22 - 2022-03-25 - H03L7/18
  • 本申请公开了一种用于SOC的全数字频率综合器,属于集成电路技术领域。该综合器包括:数控振荡器,其输出差分信号;时间数字转换器,其与注入锁定缓冲器连接,接收其输出差分信号,并进行处理;分频器;数据选择器;调制器;多位计数器;第一锁存器;第二锁存器;周期性归一化模块;频率控制字单元;第一叠加单元;前馈多路激励抵消单元;第二叠加单元;滤波器,其与第二叠加单元连接,对第二叠加单元输出的叠加信号进行滤波处理,并将经过滤波处理的信号输出到调制器和数控振荡器中。本申请采用全数字工艺,设计一种全数字锁相环的结构,可以更好的发挥先进工艺的优势,产品设计时间周期短,复用率高,性能优异,可以更好的降低功耗,节约成本。
  • 用于soc数字频率综合芯片
  • [发明专利]集成电路时钟树网络质量评估方法、装置和介质-CN202011243642.6有效
  • 葛颖峰;徐祎喆;朱勇 - 北京百瑞互联技术有限公司
  • 2020-11-10 - 2022-03-04 - H04L12/44
  • 本发明公开了一种集成电路时钟树网络质量评估方法、装置及存储介质,属于集成电路设计行业。该方法包括:在EDA工具中搭建并调整时钟树网络,通过启发式算法收敛得到不确定最优时钟树网络;对不确定最优时钟树网络进行至少一次实验后,得到发现不确定最优时钟树网络还有优化潜力的次数;根据发现不确定最优时钟树网络还有优化潜力的次数以及不确定最优时钟树网络还有优化潜力的概率,利用二项分布公式计算不确定最优时钟树网络的质量可接受概率。其中,不确定最优时钟树网络还有优化潜力的概率通过前期大量的实验获得或人为设定。本发明的应用脱离人为判断,实现自动化定量评估。以概率的方式来约束和判断时钟树网络是否被接受。
  • 集成电路时钟网络质量评估方法装置介质
  • [发明专利]一种时序电路优化方法、装置及其存储介质-CN202110025436.6有效
  • 吴景生;葛颖峰;徐祎喆;朱勇 - 重庆百瑞互联电子技术有限公司
  • 2021-01-08 - 2022-01-28 - G05B19/042
  • 本发明公开了一种时序电路优化方法、装置及其存储介质,属于数字集成电路领域。本发明主要包括提供一种时序电路优化方法,其包括:对在时序传递的方向上具有连续多条违例时序路径以及连续多条违例路径后面具有至少一条富裕时序路径的连续多条时序路径,根据连续多条时序路径中每条时序路径的时间裕量值对连续多条时序路径进行分组得到至少一个可优化时序路径组;根据至少一个可优化时序路径组中每组可优化时序路径组的每条时序路径的时间裕量值对每组可优化时序路径组中每条时序路径后第一个触发器的本地时钟端的时钟延迟进行设置,能够实现对时序电路中连续出现的多处时序违例路径进行优化。
  • 一种时序电路优化方法装置及其存储介质
  • [发明专利]一种用于接收机中提取接收信号强度的电路-CN202010668169.X有效
  • 苏杰;朱勇;徐祎喆 - 重庆百瑞互联电子技术有限公司
  • 2020-07-13 - 2022-01-04 - H04B1/16
  • 本申请公开了一种用于接收机中提取接收信号强度的电路,属于集成电路技术领域。本申请的用于接收机中提取接收信号强度的电路包括:限幅放大器模块,包括N级限幅放大器,N级限幅放大器依次级联,限幅放大器模块用于将输入信号通过N级限幅放大器,输出单端满摆幅信号;接收信号强度指示器模块,包括N个接收信号强度指示器,N个接收信号强度指示器中每一者将各自输入的信号转换为直流电压信号;偏置电路,其用于为限幅放大器模块和接收信号强度指示器模块提供偏置电压和/或偏置电流。本申请实现了无模数转换器的接收机中输入信号强度的提取,而且本申请具有电路简单,功耗低等优点。
  • 一种用于接收机提取接收信号强度电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top