专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果8个,建议您升级VIP下载更多相关专利
  • [发明专利]半导体器件及其制造方法-CN202010096797.5有效
  • 绪方完 - 瑞萨电子株式会社
  • 2016-03-15 - 2023-10-24 - H10B43/35
  • 本发明公开了一种半导体器件。在该半导体器件中,形成于存储器单元中的偏移间隔件由硅氧化物膜和硅氮化物膜的层压膜形成,并且硅氧化物膜特别地形成为与存储器栅极电极的侧壁以及电荷储存膜的侧端部分直接接触;另一方面,形成于MISFET中的偏移间隔件由硅氮化物膜形成。特别地在MISFET中,硅氮化物膜与栅极电极的侧壁以及高介电常数膜的侧端部分直接接触。
  • 半导体器件及其制造方法
  • [发明专利]半导体装置和半导体装置的制造方法-CN201710805105.8有效
  • 绪方完 - 瑞萨电子株式会社
  • 2017-09-08 - 2023-07-25 - H10B43/30
  • 本发明旨在改进具有非易失性存储单元和MISFET的半导体装置的特性。半导体装置具有:设置在半导体衬底1的存储单元区域1A的p型阱PW1(有源区)中的非易失性存储单元和设置在外围电路区域2A的p型阱pw2(有源区)或n型阱(有源区)中的MISFET。该半导体装置具有如下构成:围绕p型阱PW1的元件隔离区STI1的表面设成低于围绕p型阱PW2或n型阱的元件隔离区STI2的表面(H1<H2)。通过使元件隔离区STI1的表面下降或降低,可以增加控制晶体管和存储器晶体管两者的有效沟道宽度。由于元件隔离区STI2的表面没有降低,可以防止不期望的膜残留在形成于外围电路区域2A中的用于替代栅电极GE的伪栅电极上。
  • 半导体装置制造方法
  • [发明专利]半导体装置及其制造方法-CN201811034883.2有效
  • 绪方完 - 瑞萨电子株式会社
  • 2018-09-06 - 2023-05-19 - H01L21/76
  • 本公开涉及半导体装置及其制造方法。在半导体装置的存储器单元区域中,存储器有源区域由元件隔离绝缘膜限定。在存储器单元区域中,元件隔离绝缘膜的上表面的位置被设定为低于半导体衬底的主表面的位置。在元件隔离绝缘膜之上形成掩埋的氮化硅膜和蚀刻停止膜。蚀刻停止膜的上表面的位置高于限定外围有源区域的元件隔离绝缘膜的上表面的位置。
  • 半导体装置及其制造方法
  • [发明专利]半导体器件及其制造方法-CN201610187398.3有效
  • 绪方完 - 瑞萨电子株式会社
  • 2016-03-29 - 2021-11-26 - H01L27/11517
  • 本发明提供一种半导体器件及其制造方法。对具有非易失性存储器的半导体器件的性能实现改善。非易失性存储器的存储器单元包括经由第一绝缘膜形成在半导体衬底上的控制栅电极以及经由第二绝缘膜形成在半导体衬底上的存储器栅电极以便经由第二绝缘膜相邻于控制栅电极。第二绝缘膜包括由二氧化硅膜制成的第三绝缘膜,由第三绝缘膜上的氮化硅膜制成的第四绝缘膜以及第四绝缘膜上的第五绝缘膜。第五绝缘膜包括氧氮化硅膜。在存储器栅电极和半导体衬底之间,第四和第五绝缘膜的相应端部比存储器栅电极的下表面的端部更靠近存储器栅电极的侧表面。在存储器栅电极和半导体衬底之间,在未形成第二绝缘膜的区域中,嵌入另一二氧化硅膜。
  • 半导体器件及其制造方法
  • [发明专利]半导体器件及其制造方法-CN201610053633.8有效
  • 时田裕文;绪方完 - 瑞萨电子株式会社
  • 2016-01-26 - 2021-04-16 - H01L27/11521
  • 本发明的各个实施例涉及半导体器件及其制造方法。改进了具有非易失性存储器的半导体器件的可靠性。非易失性存储器的存储器单元是分离栅极型,并且在半导体衬底中具有第一n型半导体区域和第二n型半导体区域、经由第一绝缘膜形成在半导体区域之间的衬底之上的控制电极、和经由具有电荷累积部分的第二绝缘膜形成在第一n型半导体区域和第二n型半导体区域之间的衬底之上的存储器栅极电极。SSI方法用于向存储器单元写入。在存储器单元的读出操作期间,第一半导体区域和第二半导体区域分别用作源极区域和漏极区域。形成为与存储器栅极电极的侧表面相邻的第一侧壁间隔件的第一宽度,大于形成为与控制栅极电极的侧表面相邻的第二侧壁间隔件的第二宽度。
  • 半导体器件及其制造方法
  • [发明专利]半导体器件及其制造方法-CN201610147916.9有效
  • 绪方完 - 瑞萨电子株式会社
  • 2016-03-15 - 2020-03-10 - H01L27/115
  • 本发明公开了一种性能改进的半导体器件。在该半导体器件中,形成于存储器单元中的偏移间隔件由硅氧化物膜和硅氮化物膜的层压膜形成,并且硅氧化物膜特别地形成为与存储器栅极电极的侧壁以及电荷储存膜的侧端部分直接接触;另一方面,形成于MISFET中的偏移间隔件由硅氮化物膜形成。特别地在MISFET中,硅氮化物膜与栅极电极的侧壁以及高介电常数膜的侧端部分直接接触。
  • 半导体器件及其制造方法
  • [发明专利]半导体器件及其制造方法-CN201710419201.9在审
  • 绪方完 - 瑞萨电子株式会社
  • 2017-06-06 - 2018-01-09 - H01L27/115
  • 在具有非易失性存储器的半导体器件的性能方面实现了改进。第一存储单元包括在半导体衬底之上形成为彼此相邻的第一控制栅极电极和第一存储栅极电极。第二存储单元包括在半导体衬底之上形成为彼此相邻的第二控制栅极电极和第二存储栅极电极。形成在第二存储栅极电极的与第二存储栅极电极的其中第二存储栅极电极与第二控制栅极电极相邻的侧相对的侧上的侧壁间隔件的宽度小于形成在第一存储栅极电极的与第一存储栅极电极的其中第一存储栅极电极与第一控制栅极电极相邻的侧相对的侧上的另侧面壁间隔件的宽度。包括处于中性状态下的第一存储器栅极电极的第一存储晶体管的阈值电压不同于包括处于中性状态下的第二存储栅极电极的第二存储晶体管的阈值电压。
  • 半导体器件及其制造方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top