专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果17个,建议您升级VIP下载更多相关专利
  • [发明专利]工业级时钟控制器,工业级控制系统、方法及电子装置-CN202111648484.7有效
  • 温建刚;张敏;梁梦雷 - 厦门码灵半导体技术有限公司
  • 2021-12-29 - 2023-08-15 - G06F1/14
  • 本发明属于时钟控制技术领域,提供一种工业级时钟控制器,工业级控制系统、方法及电子装置,所述工业级时钟控制器包括:时钟电路,用于生成实时时间;与时钟电路连接的电源启动控制端口,在预设的时间后,向主电源输出上电控制信号;第一寄存器,用于存储工业级时钟控制器向主电源输出上电信号的来源信息,上电信号的来源信息包括来自工业级时钟控制器外部引脚输入的主电源启动信号信息、来自与时钟电路关联的主电源启动信号信息;隔离电路,用于在主电源启动过程中,隔离主电源侧改写第一寄存器中的信息。通过增加隔离电路来防止对寄存器中信号的控制系统启动过程中对RTC模块内部参数的干扰。
  • 工业时钟控制器控制系统方法电子装置
  • [发明专利]集成电路、集成电路的封装方法和电子装置-CN202210444307.5在审
  • 陈毓良;张敏;温建刚;梁梦雷 - 厦门码灵半导体技术有限公司
  • 2022-04-25 - 2022-07-29 - H01L25/18
  • 本发明实施例提供了一种集成电路、集成电路的封装方法和电子装置,所述集成电路包括:封装在集成电路的外壳内部的芯片引脚处理电路、多种通信类型的通信电路,以及输入输出控制器、端口使能控制器;封装在所述外壳外部的引脚,所述引脚与所述芯片引脚处理电路连接;其中,所述端口使能控制器选择性地从所述多种通信类型的通信电路中确定一种类型的通信端口,所述输入输出控制器选择性地配合所述端口使能控制器来控制预定端口的输入输出状态,并通过导通所述引脚与所述输入输出控制器之间的通信。这样根据不同集成电路的引脚实际需要的通信类型,择性地确定一种类型的通信端口,来导通相应引脚与集成电路输入输出控制器之间的通信。
  • 集成电路封装方法电子装置
  • [发明专利]用于系统级芯片SOC的低频高精度振荡器及系统级芯片SOC-CN202210444306.0在审
  • 陈毓良;张敏;温建刚;梁梦雷 - 厦门码灵半导体技术有限公司
  • 2022-04-25 - 2022-07-22 - H03L7/099
  • 本发明实施例提供一种用于系统级芯片的低频高精度振荡器和系统级芯片。低频高精度振荡器包括:高频晶体振荡器片内可使能模块、可调节低频环形振荡器和时钟频率校准器。其中,高频晶体振荡器片内可使能模块将外挂的高频晶体振荡器产生的高频时钟信号CLK_H送入片内;可调节低频环形振荡器产生低频时钟信号CLK_L,接收来自所述时钟频率校准器的时钟调节信号ADJ,并且根据时钟调节信号ADJ调整其自身的时钟输出频率。时钟频率校准器用于根据高频时钟信号CLK_H对低频时钟信号CLK_L进行采样,根据采样值确定低频时钟信号CLK_L的偏移数据,产生针对可调节低频环形振荡器的时钟调节信号ADJ,以对可调节低频环形振荡器进行时钟校准。
  • 用于系统芯片soc低频高精度振荡器
  • [发明专利]包括eFuse模块的芯片、电子装置和芯片烧录控制方法-CN202111510649.4在审
  • 陈毓良;张敏;温建刚;梁梦雷 - 厦门码灵半导体技术有限公司
  • 2021-12-10 - 2022-04-22 - G06F15/78
  • 本发明属于集成电路技术领域,为了解决现有包括eFuse模块的芯片引脚过多的技术问题,本发明提供一种包括eFuse模块的芯片、电子装置和芯片烧录控制方法,所述芯片包括:eFuse模块、串并转换单元、烧录信号分析单元、控制单元和引脚,引脚包括串行输入信号引脚、烧录读取控制信号引脚和输出信号引脚,串并转换单元用于将通过串行输入信号引脚输入的串行输入信号转换为并行输入地址信号;eFuse模块用于将经串并转换单元转换的并行输入地址信号对应位进行烧录处理;烧录信号分析单元用于基于经eFuse模块处理的烧录信号生成相应的烧录状态信号,烧录状态信号通过输出信号引脚被输出。因此,在保证芯片信息安全的同时减少芯片的引脚,降低芯片的封测成本。
  • 包括efuse模块芯片电子装置控制方法
  • [发明专利]二维码边界检测方法、分割方法、存储介质和电子设备-CN201910209238.8有效
  • 王新君;张敏;梁梦雷;武堃;耿罗锋;彭华 - 厦门码灵半导体技术有限公司
  • 2019-03-19 - 2022-03-18 - G06K7/14
  • 本发明实施例提供一种用于图像的二维码边界检测方法、二维码区域分割方法、存储介质和电子设备。用于图像的二维码区域分割方法包括:获取含有二维码的二值化图像;通过二维码边界检测方法对所述二值化图像执行X方向的投影,获取所述二维码在X方向上的第一边界行号和第二边界行号;通过二维码边界检测方法对所述二值化图像执行Y方向的投影,获取所述二维码在Y方向上的第一边界列号和第二边界列号;根据所述第一边界行号和第二边界行号以及第一边界列号和第二边界列号,获得所述二维码所在的图像区域。由此,能够使用已有的硬件模块快速地计算获得二值化图像中二维码在X方向和Y方向上的边界。此外,由于并行地执行部分运算,因此进一步地提高了二维码边界的检测效率,并且能够适应高品质图像的处理需求。
  • 二维码边界检测方法分割存储介质电子设备
  • [发明专利]图像二值化处理方法、装置、存储介质和电子设备-CN201910122440.7有效
  • 王新君;张敏;梁梦雷;武堃;耿罗锋;彭华 - 厦门码灵半导体技术有限公司
  • 2019-02-19 - 2021-08-24 - G06T7/136
  • 本发明实施例提供一种图像二值化处理方法、装置、计算机可读存储介质和电子设备。通过硬件实现的图像二值化处理方法包括:RAM初始化步骤:将用于记录各个像素值的像素个数的RAM初始化为零;图像读取步骤:通过直接内存存取(DMA)单元,读取待处理图像;总乘积和值计算步骤:通过至少两组第一乘法器,并行地计算其对应分区内的各个所述像素值与其像素个数值的乘积和值,并且将各个乘积和值相加得到总乘积和值GSUM;类间方差计算步骤:通过至少三个第二乘法器以及除法器并根据所述总乘积和值GSUM,迭代地计算对应于各个像素值的类间方差值Gi,并且获得当前的最大类间方差值Gmax;阈值确定步骤:将最终获得的最大类间方差值Gmax作为图像二值化的阈值。
  • 图像二值化处理方法装置存储介质电子设备
  • [发明专利]快速反应码搜寻方法和装置-CN201810298738.9有效
  • 耿罗锋;张敏;梁梦雷;武堃 - 厦门码灵半导体技术有限公司
  • 2018-04-04 - 2021-06-08 - G06K7/14
  • 本发明实施例提供了一种快速反应码搜寻方法和装置,其中,所述方法包括:获取目标图像;根据目标图像在横向方向和纵向方向上的N个深浅交替的色段的宽度数据确定匹配点数据,N为正整数;根据匹配点数据进行快速反应码搜寻;在确定目标图像的匹配点数据的过程中,若当前组色段的宽度数据不满足预设的比例要求,则当第一个不满足比例要求的色段为i号色段时,将第一个不满足比例要求的色段的宽度数据确定为i+2号色段的宽度数据,获取下一组色段的宽度数据,i=0、1或2;当第一个不满足比例要求的色段为u号色段时,将0号色段的宽度数据确定为N‑1号色段的宽度数据,获取下一组色段的宽度数据,u=3或4,提高了快速反应码搜寻的效率。
  • 快速反应搜寻方法装置
  • [发明专利]检测集成电路用时序路径中异步路径的方法、装置-CN201910085906.0有效
  • 温建刚;张敏;梁梦雷;武堃;耿罗锋;彭华 - 厦门码灵半导体技术有限公司
  • 2019-01-29 - 2021-05-04 - G01R31/28
  • 本发明属于集成电路设计的技术领域,为了解决现有技术中缺少能快速检测集成电路用时序路径中异步路径的问题,本发明提供一种检测集成电路用时序路径中异步路径的方法、装置及电子装置、非易失性存储介质;所述方法包括遍历待检测集成电路设计中的寄存器,获取任一寄存器的数据端对应的时序路径属性信息,基于时序路径属性信息,判断时序路径是否属于异步路径,并对属于异步路径的时序路径进行标识;其中,如果判断起点时钟的值不等于终点时钟的值,且当前寄存器的数据端对应的时序路径不满足时序约束条件;则将当前寄存器的数据端对应的时序路径判断为异步路径。因此,能够通过遍历查询的方式,快速识别出异步时序路径。
  • 检测集成电路用时路径异步方法装置
  • [发明专利]中值滤波方法、装置、存储介质和电子设备-CN201910123145.3有效
  • 王新君;张敏;梁梦雷;武堃;耿罗锋;彭华 - 厦门码灵半导体技术有限公司
  • 2019-02-19 - 2021-01-05 - G06T5/00
  • 本发明实施例提供一种中值滤波方法、装置、计算机可读存储介质和电子设备。通过硬件电路实现的中值滤波方法包括:获取当前用于中值滤波的邻域窗口的各个采样值,每个所述采样值锁存于相应的触发器中;按照以下处理并行地执行比较轮数Z的比较计算,所述比较轮数Z为将所述邻域窗口的采样值的个数N除以二的向上取整值:在第i轮,自第i个时钟周期起的每个时钟周期j,根据时钟的触发,并行地将第j个采样值与第j+1个采样值进行比较,并且如果第j个采样值大于或小于第j+1个采样值,则将第j个采样值与第j+1个采样值进行顺序交换,其中,i∈[1,Z],j∈[i×2‑1,N‑i];将经过第Z轮比较计算后获得的第N‑Z+1个采样值作为所述邻域窗口的中值滤波值。
  • 中值滤波方法装置存储介质电子设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top