[发明专利]半导体集成电路无效
| 申请号: | 89109119.X | 申请日: | 1989-12-08 |
| 公开(公告)号: | CN1022077C | 公开(公告)日: | 1993-09-08 |
| 发明(设计)人: | 理查德·朱利·克立弗;肯尼思·奥斯汀 | 申请(专利权)人: | 皮金顿微电子有限公司 |
| 主分类号: | H03K19/00 | 分类号: | H03K19/00;H03K17/56 |
| 代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 杨晓光 |
| 地址: | 英国默*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体 集成电路 | ||
1、一种半导体集成电路包括一个形成在所述集成电路的一个区域上的可构成逻辑阵列,该阵列包括:
多个分立单元;
多个第一逻辑电路分别形成于各分立单元处,每个第一逻辑电路只能完成一个简单逻辑功能;
其中,所述多个第一逻辑电路被分成多个不同的组,每个第一逻辑电路有一个在其输入端和另一个不同的组的输出端之间延伸的导通通路,以及一个在所述输出端和另一个不同组的输入端之间延伸的导通通路,可以选择各逻辑电路的导通通路的导通状态以构成一个有限的信号传送系统;其特征在于:
所述逻辑阵列在各分立单元处包括一个附加逻辑电路,该附加逻辑电路与所述第一逻辑电路以这样一种方式相连,在设置在各单元处的选择装置的控制下,使所述第一逻辑电路单独作用,完成所述第一简单逻辑功能,或与附加逻辑电路一起作用,完成一第二简单逻辑功能。
2、根据权利要求1的集成电路,其中,各分立单元处的逻辑电路包括一个逻辑门和与其输出端耦合的倒相器(I2);附加逻辑电路包括另一倒相器(I3)与逻辑电路中的导相器跨接,使一个导相器的输入端与另一倒相器的输出端相连,从而作为一种锁存机构,一第一开关装置和一第二开关装置。
3、根据权利要求2的集成电路,其中,第一开关装置是一个包括第一和第二晶体管(T1,T2)的传输门,该传输门可由来自上述逻辑电路的传送给传输门的信号控制关闭和开启状态。
4、根据权利要求2或3的集成电路,其中第二开关装置包括一单一晶体管(T3),其导通状态由上述选择装置控制。
5、根据权利要求4的集成电路,其中选择装置产生一门控制信号,当该信号存在时,使单一晶体管(T3)处于导通状态,并将传输门短路,从而完成第一逻辑功能。
6、根据权利要求4的集成电路,其中选择装置产生一门控制信号,当该信号不存在时,引起单一晶体管处于非导通状态,使传输门被控制于开启和关闭的工作状态,从而完成第二逻辑功能。
7、根据上述任何一项权利要求的集成电路,其中,各逻辑电路的逻辑门被配置成输入信号传递到传输门的暂态时间比同一信号通过传输门的时间短,从而使传输门在关闭和开启状态之间快速转换。
8、根据前述任何一项权利要求的集成电路,其中,第一逻辑功能是“与非”门功能,第二逻辑门功能是“锁存”功能。
9、根据前述任何一项权利要求的集成电路,其中多个用于构成锁存电路的分立单元级联成一个移位寄存器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于皮金顿微电子有限公司,未经皮金顿微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/89109119.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:含有维生素的颗粒及其制备方法
- 下一篇:流体的磁处理装置





