[发明专利]一种修复电路及方法、存储器和电子设备有效
申请号: | 202310087550.0 | 申请日: | 2023-02-09 |
公开(公告)号: | CN115881202B | 公开(公告)日: | 2023-05-12 |
发明(设计)人: | 胡嘉伦;李雪熙 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | G11C29/00 | 分类号: | G11C29/00;G11C29/44 |
代理公司: | 北京派特恩知识产权代理有限公司 11270 | 代理人: | 陈万青;蒋雅洁 |
地址: | 230601 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 修复 电路 方法 存储器 电子设备 | ||
本公开实施例提供了一种修复电路及方法、存储器和电子设备,该修复电路应用于包括多个存储块的存储器,修复电路包括多个地址模块,且每一地址模块输出一个存储块的候选修复码;其中,候选修复码指示存储块中的冗余行全部被占用,或者候选修复码指示存储块中未被占用且优先级最高的冗余行;修复电路还包括:选择模块,与多个地址模块均连接,配置为接收多个候选修复码;在存储器存在失效行的情况下,从多个候选修复码中选择并输出目标修复码;修复模块,与选择模块连接,配置为利用目标修复码对失效行进行冗余修复处理。本公开实施例提供的修复电路可以提高冗余行的修复效率。
技术领域
本公开涉及半导体存储器技术领域,尤其涉及一种修复电路及方法、存储器和电子设备。
背景技术
存储器提供封装后修复(Post-Package-Repair,PPR)功能,具体是利用冗余行地址替换失效行地址,从而对失效的存储行(简称失效行)进行修复。然而,目前PPR功能中,需要设置一些固定的冗余行以修复对应部分的存储行,修复效率低下,且用户操作空间较小。
发明内容
公开提供了一种修复电路及方法、存储器和电子设备。
本公开的技术方案是这样实现的:
第一方面,本公开实施例提供了一种修复电路,应用于包括多个存储块的存储器,所述修复电路包括多个地址模块,且每一所述地址模块输出一个所述存储块的候选修复码;其中,所述候选修复码指示所述存储块中的冗余行全部被占用,或者所述候选修复码指示所述存储块中未被占用且优先级最高的冗余行;
所述修复电路还包括:
选择模块,与多个所述地址模块均连接,配置为接收多个所述候选修复码;在所述存储器存在失效行的情况下,从多个所述候选修复码中选择并输出目标修复码;
修复模块,与所述选择模块连接,配置为利用所述目标修复码对所述失效行进行冗余修复处理。
在一些实施例中,每一所述地址模块均包括多个地址子模块;
所述地址模块,配置为利用处于活动状态的所述地址子模块输出所述候选修复码;
其中,若第i-1个所述地址子模块管理的冗余行全部被占用且第i个所述地址子模块管理的冗余行并非全部被占用,则第i个所述地址子模块处于活动状态;若第i个所述地址子模块管理的冗余行全部被占用,则第i个所述地址子模块退出活动状态。
在一些实施例中,每一所述地址子模块管理A个冗余组,且每一所述冗余组均包括B个冗余行;
所述地址子模块包括A个地址单元,每一所述地址单元输出一个所述冗余组的第一中间码;其中,所述第一中间码指示所述冗余组中的冗余行全部被占用,或者所述第一中间码指示所述冗余组中未被占用且优先级最高的冗余行;
所述地址子模块还包括:
第一逻辑单元,与A个所述地址单元均连接,配置为接收A个所述第一中间码;基于A个所述第一中间码,输出第二中间码;其中,所述第二中间码指示所述地址子模块管理的冗余行全部被占用,或者所述第二中间码用于指示存在未被占用的冗余行且优先级最高的冗余组;
输出单元,配置为基于A个所述第一中间码和所述第二中间码,输出所述候选修复码。
在一些实施例中,所述第一中间码包括第一状态码和第一级索引码,所述第一状态码指示所述冗余组中的冗余行是否全部被占用;在所述冗余组中的冗余行并非全部被占用的情况下,所述第一级索引码指示所述冗余组中未被占用且优先级最高的所述冗余行。
在一些实施例中,所述地址单元包括B个存储元;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310087550.0/2.html,转载请声明来源钻瓜专利网。