[发明专利]信号校准方法、存储器存储装置及存储器控制电路单元在审
申请号: | 202211211298.1 | 申请日: | 2022-09-30 |
公开(公告)号: | CN115565572A | 公开(公告)日: | 2023-01-03 |
发明(设计)人: | 陈义忠;黄明前 | 申请(专利权)人: | 群联电子股份有限公司 |
主分类号: | G11C8/08 | 分类号: | G11C8/08;G11C8/14 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 朱颖;刘芳 |
地址: | 中国台湾*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 校准 方法 存储器 存储 装置 控制电路 单元 | ||
1.一种信号校准方法,其特征在于,用于存储器存储装置,所述存储器存储装置包括多个易失性存储器模块,所述信号校准方法包括:
根据内部时钟信号产生时钟信号与数据触发信号;
将所述时钟信号与所述数据触发信号分别通过第一信号路径与第二信号路径传送至所述多个易失性存储器模块中的目标易失性存储器模块;
获得所述数据触发信号于所述目标易失性存储器模块端与所述时钟信号之间的偏移量;以及
响应于所述偏移量大于临界值,根据所述数据触发信号的延迟信息存储所述数据触发信号的初始延迟设定。
2.根据权利要求1所述的信号校准方法,其中所述数据触发信号包括第一数据触发信号与第二数据触发信号,所述第一数据触发信号于所述目标易失性存储器模块端与所述时钟信号之间的第一偏移量不大于所述临界值,所述第二数据触发信号于所述目标易失性存储器模块端与所述时钟信号之间的第二偏移量大于所述临界值,且响应于所述偏移量大于所述临界值,根据所述数据触发信号的所述延迟信息存储所述数据触发信号的所述初始延迟设定的步骤包括:
响应于所述第二偏移量大于所述临界值,根据所述第二数据触发信号的延迟信息存储所述数据触发信号的所述初始延迟设定。
3.根据权利要求2所述的信号校准方法,还包括:
响应于所述第一偏移量不大于所述临界值,舍弃所述第一数据触发信号的延迟信息。
4.根据权利要求2所述的信号校准方法,还包括:
将所述第一数据触发信号的延迟量增加m个延迟时间单位以产生所述第二数据触发信号,且所述延迟时间单位对应所述数据触发信号的一个时钟周期的1/n,其中m与n皆为正整数。
5.根据权利要求1所述的信号校准方法,还包括:
在存储所述初始延迟设定后,根据所述内部时钟信号与所述初始延迟设定产生所述数据触发信号;以及
根据所述时钟信号调整所述数据触发信号的延迟量,以将所述数据触发信号于所述目标易失性存储器模块端与所述时钟信号对齐。
6.根据权利要求5所述的信号校准方法,其中根据所述内部时钟信号与所述初始延迟设定产生所述数据触发信号的步骤包括:
检测开机信号;以及
响应于所述开机信号,根据所述内部时钟信号与所述初始延迟设定产生所述数据触发信号。
7.根据权利要求1所述的信号校准方法,其中获得所述数据触发信号于所述目标易失性存储器模块端与所述时钟信号之间的所述偏移量的步骤包括:
获得所述数据触发信号于所述目标易失性存储器模块端与所述时钟信号之间的多个候选偏移量;以及
对所述多个候选偏移量进行统计运算,以获得所述偏移量。
8.一种存储器存储装置,其特征在于,包括:
连接接口单元,用以连接至主机系统;
可复写式非易失性存储器模块;
多个易失性存储器模块;以及
存储器控制电路单元,连接至所述连接接口单元、所述可复写式非易失性存储器模块及所述多个易失性存储器模块,
其中所述存储器控制电路单元用以:
根据内部时钟信号产生时钟信号与数据触发信号;
将所述时钟信号与所述数据触发信号分别通过第一信号路径与第二信号路径传送至所述多个易失性存储器模块中的目标易失性存储器模块;
获得所述数据触发信号于所述目标易失性存储器模块端与所述时钟信号之间的偏移量;以及
响应于所述偏移量大于临界值,根据所述数据触发信号的延迟信息存储所述数据触发信号的初始延迟设定。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于群联电子股份有限公司,未经群联电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211211298.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种双头轨道射灯
- 下一篇:一种美白祛斑霜及其制备方法