[发明专利]一种带双延迟线的主次延迟锁相环在审
申请号: | 202210229131.1 | 申请日: | 2022-03-10 |
公开(公告)号: | CN114866087A | 公开(公告)日: | 2022-08-05 |
发明(设计)人: | 陈慧心;韩雁;杨建义;谭磊;陈昌彦 | 申请(专利权)人: | 浙江大学;圣邦微电子(股份)有限公司 |
主分类号: | H03L7/07 | 分类号: | H03L7/07;H03L7/081;H03L7/087 |
代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 林松海 |
地址: | 310058 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 延迟线 主次 延迟 锁相环 | ||
1.一种带双延迟线的主次延迟锁相环,其特征在于,包括:
上电复位模块POR、主级延迟锁相环DLL1、次级延迟锁相环DLL2和锁定指示模块LI;其中,
所述上电复位模块与外部复位信号用于产生系统工作控制信号;
所述主级延迟锁相环包括鉴频鉴相器模块PFD1、电荷泵模块CP1、复位电路SC、滤波器模块Filter1和主级压控延迟线模块VCDL1;
所述次级延迟锁相环包括鉴频鉴相器模块PFD2、电荷泵模块CP2、滤波器模块Filter2和双链压控延迟线模块VCDL2;
所述锁定指示模块用于判断两个锁相环是否完成锁定;
所述上电复位模块与主级延迟锁相环的复位控制模块相连,主级延迟锁相环的输出电压信号V1与次级双链压控延迟线的短链相连,外部输入时钟信号CLK接入主级延迟锁相环与次级延迟锁相环,主级延迟锁相环产生的总复位信号与次级延迟锁相环滤波器模块相连,鉴频鉴相器模块PFD1和鉴频鉴相器模块PFD2的输出信号分别接入锁定指示模块。
2.根据权利要求1所述的一种带双延迟线的主次延迟锁相环,其特征在于,所述次级延迟锁相环中的压控延迟线为双链,第一条延迟链中的延迟单元与主级延迟线中延迟单元相同。
3.根据权利要求1所述的一种带双延迟线的主次延迟锁相环,其特征在于,所述的上电复位电路的复位信号,电路电源上电过程为斜坡信号,用于避免锁相环在上电时错误锁定。
4.根据权利要求1所述的一种带双延迟线的主次延迟锁相环,其特征在于,所述的锁定指示模块,通过对主级延迟锁相环中鉴频鉴相器的两个输出信号进行异或运算,得到的信号再延迟较短时间后和信号本身进行与运算,次级延迟锁相环进行同样操作,最终得到的两个信号进行或运算。
5.根据权利要求2所述的一种带双延迟线的主次延迟锁相环,其特征在于,所述的次级双链压控延迟线的第二条延迟链,其延迟单元的延迟时间为该数字脉宽调制器的精度,且延迟链总延迟时间为主级延迟单元锁定后的延迟时间。
6.根据权利要求2所述的一种带双延迟线的主次延迟锁相环,其特征在于,所述的次级延迟锁相环双链结构,当主级延迟锁相环锁定后,次级延迟锁相环第一条链总时间确定,次级延迟线的鉴频鉴相器输入参考信号确定,其输出信号通过控制电荷泵对电容的充放电使次级延迟锁相环锁定,得到锁定电压V2。
7.根据权利要求1-6任一项所述的一种带双延迟线的主次延迟锁相环,其特征在于,
根据输入时钟信号的周期确定主级延迟线延迟单元的的延迟时间与延迟单元个数,根据延迟精度与主级延迟线的延迟单元确定次级延迟线延迟单元的个数与延迟时间。
8.根据权利要求1所述的一种次级双延迟线主次延迟锁相环,其特征在于,所述的鉴频鉴相器模块PFD1和鉴频鉴相器模块PFD2,设有寄生电容,在输入信号的上升沿到来之前,对电路进行预充电,增加电路的工作速率,电路采用较小的沟道长度和大的宽长比来减小鉴频鉴相器导通时间。
9.根据权利要求1所述的一种带双延迟线的主次延迟锁相环,其特征在于,所述的电荷泵模块CP1和电荷泵模块CP2,充放电开关位于源端,减小电荷共享。
10. 根据权利要求1所述的一种带双延迟线的主次延迟锁相环,其特征在于,所述的主级压控延迟线模块VCDL1和双链压控延迟线模块VCDL2内均设有延迟单元,采用伪差分结构通过控制输出节点的 RC 时间常数,实现延迟时间的电压控制调节特性,控制电压增加延迟时间增大。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学;圣邦微电子(股份)有限公司,未经浙江大学;圣邦微电子(股份)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210229131.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种酱香型白酒的发酵装置和生产方法
- 下一篇:一种可以调节热风流量的采暖炉