[发明专利]电路装置、振荡器、电子设备以及移动体有效
申请号: | 202110642441.1 | 申请日: | 2021-06-09 |
公开(公告)号: | CN113783560B | 公开(公告)日: | 2023-05-12 |
发明(设计)人: | 別府耕平 | 申请(专利权)人: | 精工爱普生株式会社 |
主分类号: | H03K17/687 | 分类号: | H03K17/687 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 邓毅;黄纶伟 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电路 装置 振荡器 电子设备 以及 移动 | ||
提供电路装置、振荡器、电子设备以及移动体,从输出开始时就可得到期望的输出波形。电路装置具有:源极与第一电源电压节点连接的第一导电型的第一MOS晶体管;源极与第二电源电压节点连接的第二导电型的第二MOS晶体管;第一可变电阻电路,其设置在第一MOS晶体管的漏极和输出节点之间,包含第一开关;以及第二开关,其设置在第一MOS晶体管的漏极和第二电源电压节点之间。控制电路进行如下控制:在没有从输出节点输出时钟信号时,使第一开关断开,并且使第二开关接通,在从输出节点输出时钟信号时,使第一开关接通,并且使第二开关断开。
技术领域
本发明涉及电路装置、振荡器以及具有该振荡器的电子设备和移动体。
背景技术
例如,在专利文献1中公开了具有输出缓冲电路的振荡器,该输出缓冲电路具有P型晶体管、N型晶体管,通过在输出节点之间设置可变电阻电路,能够容易地调整输出信号的上升时间或下降时间。
专利文献1:日本特开2019-193122号公报
但是,在专利文献1记载的结构中,在输出信号未被输出的高阻抗状态下,作为开关发挥作用的晶体管成为截止状态。因此,在成为浮置状态的P型晶体管或N型晶体管的漏极节点处滞留电荷,在开始信号的输出时,有可能产生微小的脉冲信号。因此,存在如下问题:在输出开始时不能输出期望的波形信号。
发明内容
本申请的电路装置具有:输出缓冲电路,其设置在第一电源电压节点和第二电源电压节点之间,从输出节点输出时钟信号;以及控制电路,其控制所述输出缓冲电路的动作,该电路装置包含:第一导电型的第一MOS晶体管,其源极与所述第一电源电压节点连接;第二导电型的第二MOS晶体管,其源极与所述第二电源电压节点连接;第一可变电阻电路,其设置在所述第一MOS晶体管的漏极和所述输出节点之间,包含第一开关;以及第二开关,其设置在所述第一MOS晶体管的漏极和所述第二电源电压节点之间,所述控制电路进行如下控制:在没有从所述输出节点输出所述时钟信号时,使所述第一开关断开,并且使所述第二开关接通,在从所述输出节点输出所述时钟信号时,使所述第一开关接通,并且使所述第二开关断开。
另外,本申请的振荡器具有:上述的电路装置;以及振子,其生成振荡信号,所述电路装置输出基于所述振荡信号的时钟信号。
另外,本申请的电子设备具有上述振荡器。
另外,本申请的移动体具有上述振荡器。
附图说明
图1是实施方式1的输出缓冲电路、电路装置的基本框结构图。
图2是比较例的输出缓冲电路、电路装置的电路图。
图3是输出波形的一个方式图。
图4是输出缓冲电路、电路装置的电路图。
图5是实施方式2的输出缓冲电路、电路装置的电路图。
图6是实施方式3的输出缓冲电路、电路装置的电路图。
图7是实施方式4的振荡器的电路框图。
图8是实施方式5的智能手机的电路框图。
图9是智能手机的外观图。
图10是实施方式6的移动体的俯视图。
标号说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110642441.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:电源管理集成电路及其操作方法
- 下一篇:高效重分布层拓扑结构