[发明专利]电路装置、振荡器、电子设备以及移动体有效
申请号: | 202110642441.1 | 申请日: | 2021-06-09 |
公开(公告)号: | CN113783560B | 公开(公告)日: | 2023-05-12 |
发明(设计)人: | 別府耕平 | 申请(专利权)人: | 精工爱普生株式会社 |
主分类号: | H03K17/687 | 分类号: | H03K17/687 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 邓毅;黄纶伟 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电路 装置 振荡器 电子设备 以及 移动 | ||
1.一种电路装置,其具有:输出缓冲电路,其设置在第一电源电压节点和第二电源电压节点之间,从输出节点输出时钟信号;以及控制电路,其控制所述输出缓冲电路的动作,
该电路装置包含:
第一导电型的第一MOS晶体管,其源极与所述第一电源电压节点连接;
第二导电型的第二MOS晶体管,其源极与所述第二电源电压节点连接;
第一可变电阻电路,其设置在所述第一MOS晶体管的漏极和所述输出节点之间,包含第一开关;以及
第二开关,其设置在所述第一MOS晶体管的漏极和所述第二电源电压节点之间,
所述控制电路进行如下控制:在没有从所述输出节点输出所述时钟信号时,使所述第一开关断开,并且使所述第二开关接通,在从所述输出节点输出所述时钟信号时,使所述第一开关接通,并且使所述第二开关断开。
2.根据权利要求1所述的电路装置,其还具有:
第二可变电阻电路,其设置在所述第二MOS晶体管的漏极和所述输出节点之间,包含第三开关;以及
第四开关,其设置在所述第二MOS晶体管的漏极和所述第一电源电压节点之间,
在没有从所述输出节点输出所述时钟信号时,所述控制电路使所述第三开关断开,并且使所述第四开关接通,
在从所述输出节点输出所述时钟信号时,所述控制电路使所述第三开关接通,并且使所述第四开关断开。
3.根据权利要求1所述的电路装置,其中,
该电路装置还具有存储电阻切换信息的存储电路,
所述第一可变电阻电路还包含:
第一电阻,其与所述第一开关串联连接;
第五开关,其与所述第一开关并联连接;以及
第二电阻,其与所述第五开关串联连接,
所述控制电路根据所述电阻切换信息,控制所述第五开关的接通/断开。
4.根据权利要求2所述的电路装置,其中,
该电路装置还具有存储电阻切换信息的存储电路,
所述第二可变电阻电路还包含:
第三电阻,其与所述第三开关串联连接;
第六开关,其与所述第三开关并联连接;以及
第四电阻,其与所述第六开关串联连接;
所述控制电路根据所述电阻切换信息,控制所述第六开关的接通/断开。
5.根据权利要求2或4所述的电路装置,其中,
所述控制电路根据所述时钟信号的基准电位,选择性地使所述第二开关和所述第四开关接通。
6.根据权利要求1~4中的任意一项所述的电路装置,其中,
所述第一电源电压节点是高电位侧电源电压节点,
所述第二电源电压节点是低电位侧电源电压节点,
所述第一导电型是P型,
所述第二导电型是N型。
7.根据权利要求1~4中的任意一项所述的电路装置,其中,
所述第一电源电压节点是低电位侧电源电压节点,
所述第二电源电压节点是高电位侧电源电压节点,
所述第一导电型是N型,
所述第二导电型是P型。
8.一种振荡器,其具有:
权利要求1~7中的任意一项所述的电路装置;以及
振子,其生成振荡信号,
所述电路装置输出基于所述振荡信号的时钟信号。
9.一种电子设备,其具有权利要求8所述的振荡器。
10.一种移动体,其具有权利要求8所述的振荡器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110642441.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:电源管理集成电路及其操作方法
- 下一篇:高效重分布层拓扑结构