[发明专利]超导高频测试系统和方法有效
申请号: | 202110367795.X | 申请日: | 2021-04-06 |
公开(公告)号: | CN113030709B | 公开(公告)日: | 2022-06-24 |
发明(设计)人: | 任洁;陈理云;应利良;王镇 | 申请(专利权)人: | 中国科学院上海微系统与信息技术研究所 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 上海泰博知识产权代理有限公司 31451 | 代理人: | 钱文斌 |
地址: | 200050 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 超导 高频 测试 系统 方法 | ||
本发明提供一种超导高频测试系统和方法,先接收触发脉冲信号,输出周期性的高频时钟信号;对高频时钟信号的连断性进行控制,输出高频控制时钟信号;接收初始信号为线性反馈移位寄存器设置非零初始状态,基于高频控制时钟信号同时输出多路预设周期长度的周期性的伪随机序列;待测电路接收多路伪随机序列,输出多路测试信号;接收所述多路测试信号,基于低频时钟信号输出多路转换信号;将多路转换信号与预期的输出结果进行对比,确定待测电路是否正常工作。本发明电路结构相对比较简单;输入信号是基于线性反馈移位寄存器生成的伪随机序列,可以实现持续性的高频测试,更符合待测电路的实际工作情况。
技术领域
本发明涉及超导电路领域,特别是涉及一种超导高频测试系统和方法。
背景技术
超导SFQ(Single Flux Quantum,单磁通量子)电路,因为其速度和功耗两大性能指标都优于半导体CMOS电路,具有巨大的潜力应用于高性能计算等领域。因此,测试电路的高频性能在超导SFQ电路的设计中是非常重要的一步,也是真正体现超导电路优势的重要一步。在超导电路设计中,搭建一个大规模数字电路,从所用每一个门电路(cell)的高频设计到每一个模块的高频设计直至整个系统的高频设计都需要通过实际高频测试加以验证,因此,需要有稳定可行的通用高频SFQ电路测试方案。
而对于超导电路而言,一般的工作频率都在约1~40GHz,这个频率远高于典型的半导体电路的工作频率,这使得一般的测试方案不太适用于超导电路的高频测试。对于电路的高频测试,现有技术的一种方案是测试序列与高频时钟都通过外部直接输入,完成测试之后将高频测试信号直接输出,这种方式会导致信号与外部测试系统之间的信号传输是高频信号传输。对于超导电路而言,这种高频信号的传输很难达到数十GHz级别,同时超导电路的输出信号的典型幅度一般为几百微伏,也很难被外部设备在高频下识别。因此当采用这种方案时,一般需要对电路信号做倍频,分频,多级放大等处理来实现,这样就会导致电路规模很大,设计难度很大,测试系统的稳定性也更低。
现有技术另一种方案是利用输入移位寄存器(Input SR)与输出移位寄存器(Output SR)来在低频下存储与读出待测电路的输入测试序列与输出结果,而让信号在高频下通过待测电路来实现了一种“伪”高频的方案:即输入序列在低频时钟的驱动下存储在输入移位寄存器中,然后通过时钟发生器(Clock Generator,CG)来产生数个(一般如5个)高频时钟来驱动输入移位寄存器中的测试系列通过待测电路并将输出结果存储在输出移位寄存器中,然后再在低频时钟驱动下通过输出移位寄存器读出测试结果,从而完成整个测试。这种方案实现了电路在片上的高频下测试,而输入输出与外部的互联都在低频下实现,测试系统简单稳定。但是这种方案的一个缺点就是电路只能在数个高频时钟下完成测试,高频时钟的个数受到了输入移位寄存器与输出移位寄存器以及时钟发生器的规模限制,所以电路的高频测试实际上只是几个时钟周期内的高频测试,与电路实际的工作情况并不一致。因此,如何提出一种与待测电路的实际工作情况一致的超导高频测试系统和方法已成为本领域的技术人员亟待解决的问题之一。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种超导高频测试系统和方法,用于解决现有技术中高频测试与实际待测电路工作情况不一致的问题。
为实现上述目的及其他相关目的,本发明提供一种超导高频测试系统,所述超导高频测试系统包括:高频时钟发生模块,高频时钟控制模块,线性反馈移位寄存器(LinearFeedbackShift Register,LFSR)和输出转换模块;
所述高频时钟发生模块接收一个触发脉冲信号,输出连续周期性的高频时钟信号;
所述高频时钟控制模块连接所述高频时钟发生模块的输出端,接收控制脉冲信号和所述高频时钟信号,输出高频控制时钟信号;
所述线性反馈移位寄存器连接所述高频时钟控制模块的输出端,接收初始信号,基于低频时钟信号为所述线性反馈移位寄存器设置非零初始状态,基于所述高频控制时钟信号同时输出多路预设周期长度的周期性伪随机序列至待测电路;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海微系统与信息技术研究所,未经中国科学院上海微系统与信息技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110367795.X/2.html,转载请声明来源钻瓜专利网。