[发明专利]确定在主机接口中删除的写入命令在审
申请号: | 202011575263.7 | 申请日: | 2020-12-28 |
公开(公告)号: | CN113126901A | 公开(公告)日: | 2021-07-16 |
发明(设计)人: | Y·陈 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F9/30;G06F9/34;G06F12/0802;G11C29/42 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 确定 主机 接口 删除 写入 命令 | ||
1.一种用于确定在主机接口中删除的写入命令的系统,其包括:
存储器装置(105);
处理装置(111,211),其耦合到所述存储器装置且经配置以控制所述存储器装置的高速缓存存储器(112);及
接口(109,209),其耦合到所述处理装置且经配置以:
确定从主机接收的特定写入命令具有与随后从所述主机(102)接收的写入命令相同的地址;
响应于所述特定写入命令尚未提供到所述处理装置而删除所述特定写入命令;及
响应于所述特定写入命令已提供到所述处理装置而用信号通知所述处理装置删除所述特定写入命令;
其中所述处理装置经配置以响应于所述信号而删除所述特定写入命令。
2.根据权利要求1所述的系统,其中所述接口进一步经配置以将所述随后接收的写入命令提供到所述处理装置;且
其中所述处理装置经配置以:
针对所述高速缓存存储器执行所述随后接收的写入命令;及
将所述随后接收的写入命令提供到所述存储器装置的存储器控制器(104)。
3.根据权利要求2所述的系统,其中所述处理装置经配置以经由所述接口将所述随后接收的写入命令提供到所述存储器装置的所述存储器控制器。
4.根据权利要求3所述的系统,其中所述接口进一步经配置以基于所述存储器装置的可用性来控制将所述随后接收的写入命令提供到所述存储器装置的所述存储器控制器的定时,从而执行所述随后接收的写入命令。
5.根据权利要求1到4中任一项所述的系统,其中所述接口进一步经配置以:
将写入命令与具有所述写入命令中的每一者的相应标识ID(225)的其地址(226)之间的相关性存储在命令存储器(222)中。
6.根据权利要求5所述的系统,其中所述接口进一步经配置以使所述相应ID与通过所述接口接收所述写入命令的次序相关。
7.根据权利要求6所述的系统,其中所述接口进一步经配置以基于所述次序确定所述特定写入命令在接收到所述随后接收的写入命令之前经接收。
8.一种用于确定在主机接口中删除的写入命令的方法,其包括:
从主机(102)接收第一写入命令;
从所述主机接收第二写入命令,其中所述第一写入命令在接收到所述第二写入命令之前经接收;
确定所述第一写入命令及所述第二写入命令是否写入到同一地址(226);
响应于确定所述第一写入命令及所述第二写入命令写入到所述同一地址,利用差错电路(223)将所述第一写入命令标记为错误;及
基于所述差错电路的标记删除所述第一写入命令。
9.根据权利要求8所述的方法,其进一步包括响应于所述第二写入命令通过差错校验而通过处理装置(111,211)处理所述第二写入命令。
10.根据权利要求8所述的方法,其中标记所述第一写入命令以供删除进一步包括利用所述差错电路来描述命令流及数据流的属性。
11.根据权利要求10所述的方法,其中所述命令流包含所述第一命令和所述第二命令,且所述数据流包含对应于所述第一命令的数据及对应于所述第二命令的数据。
12.根据权利要求8到11中任一项所述的方法,其中标记所述第一写入命令进一步包括如对应于所述第一写入命令的数据中存在差错一样标记所述第一写入命令。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011575263.7/1.html,转载请声明来源钻瓜专利网。