[发明专利]绕线布局方法、装置、集成电路芯片及计算机可读存储介质在审
申请号: | 202011134777.9 | 申请日: | 2020-10-21 |
公开(公告)号: | CN114386359A | 公开(公告)日: | 2022-04-22 |
发明(设计)人: | 刘君 | 申请(专利权)人: | OPPO广东移动通信有限公司 |
主分类号: | G06F30/392 | 分类号: | G06F30/392;G06F30/394;G06F30/398 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 李汉亮 |
地址: | 523860 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 布局 方法 装置 集成电路 芯片 计算机 可读 存储 介质 | ||
本申请实施例公开了一种绕线布局方法、装置、集成电路芯片及计算机可读存储介质,其中,绕线布局方法包括:在绕线通道中进行绕线布局时,接收宏单元生成指令,根据宏单元生成指令,确定绕线通道的绕线参数,根据绕线通道的绕线参数在绕线通道中生成宏单元,以宏单元的形式在绕线通道中进行绕线布局,宏单元中的绕线均匀分布,且两两之间的间距都大于或等于预设间距,其中,当绕线两两之间的间距都大于或等于预设间距时,绕线两两之间的串扰都小于或等于预设串扰阈值。本申请实施例中,在经过绕线通道时根据指令增加宏单元,以宏单元的形式在绕线通道中布局绕线,并使得各绕线均匀分布且间距合适,避免了绕线排布拥挤,从而降低了绕线间的干扰。
技术领域
本申请涉及电路技术领域,尤其涉及一种绕线布局方法、装置、集成电路芯片及计算机可读存储介质。
背景技术
随着科技的进步,集成电路技术已经进入了纳米时代。集成电路设计方法涉及面广,内容复杂,其中版图设计是集成电路物理实现的基础技术,将设计好的电路图转化成具体的物理版图。版图设计的质量好坏直接会影响到集成电路的功耗、性能和面积。
在版图设计中,布线是一项重要的工作。目前在涉及到布线时,通常是由自动布局布线工具来自动布线。然而,由于工具本身的算法是在保证绕通的前提下,尽量使得绕线短,因而,在多个绕线穿过通道时,会使得绕线十分拥挤,导致绕线间的干扰严重。
发明内容
本申请实施例提供一种绕线布局方法、装置、集成电路芯片及计算机可读存储介质,能够降低绕线间的干扰。
本申请实施例提供一种绕线布局方法,其中,绕线布局方法包括:
在绕线通道中进行绕线布局时,接收宏单元生成指令;
根据所述宏单元生成指令,确定所述绕线通道的绕线参数;
根据所述绕线通道的绕线参数在所述绕线通道中生成宏单元,以宏单元的形式在所述绕线通道中进行绕线布局,所述宏单元中的绕线均匀分布,且两两之间的间距都大于或等于预设间距,其中,当所述绕线两两之间的间距都大于或等于预设间距时,所述绕线两两之间的串扰都小于或等于预设串扰阈值。
本申请实施例还提供了一种绕线布局装置,其中,绕线布局装置包括:
接收模块,用于在绕线通道中进行绕线布局时,接收宏单元生成指令;
确定模块,用于根据所述宏单元生成指令,确定所述绕线通道的绕线参数;
生成模块,用于根据所述绕线通道的绕线参数在所述绕线通道中生成宏单元,以宏单元的形式在所述绕线通道中进行绕线布局,所述宏单元中的绕线均匀分布,且两两之间的间距都大于或等于预设间距,其中,当所述绕线两两之间的间距都大于或等于预设间距时,所述绕线两两之间的串扰都小于或等于预设串扰阈值。
本申请实施例还提供一种集成电路芯片,其中,所述集成电路芯片包括第一芯片模块和第二芯片模块,所述第二芯片模块通过绕线通道电气耦合到所述第一芯片模块,其中,所述绕线通道包括至少一个宏单元,所述宏单元中的绕线均匀分布,且两两之间的间距都大于或等于预设间距,其中,当所述绕线两两之间的间距都大于或等于预设间距时,所述绕线两两之间的串扰都小于或等于预设串扰阈值,并且,所述宏单元中的每一根绕线上每隔预设距离布置一个缓冲单元。本申请实施例还提供一种计算机可读存储介质,其中,存储介质中存储有计算机程序,当计算机程序在计算机上运行时,使得计算机执行本申请实施例提供的任一种绕线布局方法中的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于OPPO广东移动通信有限公司,未经OPPO广东移动通信有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011134777.9/2.html,转载请声明来源钻瓜专利网。