[发明专利]绕线布局方法、装置、集成电路芯片及计算机可读存储介质在审
申请号: | 202011134777.9 | 申请日: | 2020-10-21 |
公开(公告)号: | CN114386359A | 公开(公告)日: | 2022-04-22 |
发明(设计)人: | 刘君 | 申请(专利权)人: | OPPO广东移动通信有限公司 |
主分类号: | G06F30/392 | 分类号: | G06F30/392;G06F30/394;G06F30/398 |
代理公司: | 深圳翼盛智成知识产权事务所(普通合伙) 44300 | 代理人: | 李汉亮 |
地址: | 523860 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 布局 方法 装置 集成电路 芯片 计算机 可读 存储 介质 | ||
1.一种绕线布局方法,其特征在于,包括:
在绕线通道中进行绕线布局时,接收宏单元生成指令;
根据所述宏单元生成指令,确定所述绕线通道的绕线参数;
根据所述绕线通道的绕线参数在所述绕线通道中生成宏单元,以宏单元的形式在所述绕线通道中进行绕线布局,所述宏单元中的绕线均匀分布,且两两之间的间距都大于或等于预设间距,其中,当所述绕线两两之间的间距都大于或等于预设间距时,所述绕线两两之间的串扰都小于或等于预设串扰阈值。
2.根据权利要求1所述的绕线布局方法,其特征在于,所述绕线参数包括绕线数目、通道长度以及对应所述绕线通道的预留通道宽度,所述确定所述绕线通道的绕线参数包括:
确定所述绕线通道的绕线数目;
根据所述绕线数目确定出对应所述绕线通道的预留通道宽度;
确定所述绕线通道的通道长度。
3.根据权利要求2所述的绕线布局方法,其特征在于,所述方法还包括:
确定出所述预设间距;
所述根据所述绕线数目确定出对应所述绕线通道的预留通道宽度,包括:根据所述绕线数目以及所述预设间距确定出对应所述绕线通道的预留通道宽度。
4.根据权利要求3所述的绕线布局方法,其特征在于,所述根据所述绕线数目以及所述预设间距确定出对应所述绕线通道的预留通道宽度包括:
将所述绕线数目与所述预设间距的乘积作为对应所述绕线通道的预留通道宽度。
5.根据权利要求1-4任一项所述的绕线布局方法,其特征在于,所述方法还包括:
对于所述宏单元中的每一根绕线,每隔预设距离设置一个缓冲单元。
6.根据权利要求1-4任一项所述的绕线布局方法,其特征在于,所述在绕线通道中进行绕线布局时,接收宏单元生成指令之前,还包括:
在全芯片的版图规划中,分配多个模块的位置;
确定连接各模块的多个绕线通道。
7.根据权利要求1-4任一项所述的绕线布局方法,其特征在于,所述确定所述绕线通道的绕线参数之后,还包括:
在版图设计完成前,若再次在所述绕线通道中进行绕线布局,则根据确定的所述绕线参数在所述绕线通道中再次生成宏单元。
8.一种绕线布局装置,其特征在于,包括:
接收模块,用于在绕线通道中进行绕线布局时,接收宏单元生成指令;
确定模块,用于根据所述宏单元生成指令,确定所述绕线通道的绕线参数;
生成模块,用于根据所述绕线通道的绕线参数在所述绕线通道中生成宏单元,以宏单元的形式在所述绕线通道中进行绕线布局,所述宏单元中的绕线均匀分布,且两两之间的间距都大于或等于预设间距,其中,当所述绕线两两之间的间距都大于或等于预设间距时,所述绕线两两之间的串扰都小于或等于预设串扰阈值。
9.一种集成电路芯片,包括:
第一芯片模块;
第二芯片模块,其通过绕线通道电气耦合到所述第一芯片模块,其中,所述绕线通道包括至少一个宏单元,所述宏单元中的绕线均匀分布,且两两之间的间距都大于或等于预设间距,其中,当所述绕线两两之间的间距都大于或等于预设间距时,所述绕线两两之间的串扰都小于或等于预设串扰阈值,并且,所述宏单元中的每一根绕线上每隔预设距离布置一个缓冲单元。
10.一种计算机可读存储介质,其特征在于,所述存储介质中存储有计算机程序,当计算机程序在计算机上运行时,使得计算机执行如权利要求1至7任一项所述的绕线布局方法中的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于OPPO广东移动通信有限公司,未经OPPO广东移动通信有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011134777.9/1.html,转载请声明来源钻瓜专利网。