[发明专利]基于GPS秒脉冲产生毫秒ms级雷达时间信息的FPGA实现方法有效
申请号: | 202011116761.5 | 申请日: | 2020-10-19 |
公开(公告)号: | CN112255592B | 公开(公告)日: | 2023-07-11 |
发明(设计)人: | 董洪亮;谢玲;郑东卫;张群逸;杨刚;杜力;王丁一 | 申请(专利权)人: | 西安电子工程研究所 |
主分类号: | G01S7/02 | 分类号: | G01S7/02;G05B19/042;G04G3/00;G06F30/34 |
代理公司: | 西安凯多思知识产权代理事务所(普通合伙) 61290 | 代理人: | 刘新琼 |
地址: | 710100 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 gps 脉冲 产生 毫秒 ms 雷达 时间 信息 fpga 实现 方法 | ||
1.一种基于GPS秒脉冲产生毫秒ms级雷达时间信息的FPGA实现方法,其特征在于步骤如下:
步骤1:调用FPGA的时钟管理模块IP核Clocking Wizard,分频产生一个8.192MHz的计数时钟clk8192;
步骤2:在计数时钟clk8192时钟域下,产生一个位宽为29bit的计数器ms_cnt1[28:0],该计数器使用GPS秒脉冲的上升沿进行复位并清零,计数器在clk8192时钟节拍下每次加1,从0一直加到[8192×998.5~8192*999.5-1]停止,并保持不变,直至下一个GPS秒脉冲的到来再次复位并清零;
步骤3:对计数器ms_cnt1[28:0]截掉低12bit位,并对截位所剩的高17bit位进行算术加1运算,得到新的17bit计数值ms_cnt2[16:0];
步骤4:对新的计数值ms_cnt2[16:0]截掉最低位,得到ms_cnt2[16:1]计数值,此值即是毫秒ms级雷达时间信息的输出ms_out,即ms_out=ms_cnt2[16:1]。
2.根据权利要求1所述的一种基于GPS秒脉冲产生毫秒ms级雷达时间信息的FPGA实现方法,其特征在于步骤2中[8192×998.5~8192*999.5-1]取8192×999,即8183808。
3.根据权利要求1所述的一种基于GPS秒脉冲产生毫秒ms级雷达时间信息的FPGA实现方法,其特征在于所述的GPS的型号为XT-PDS8560。
4.根据权利要求1所述的一种基于GPS秒脉冲产生毫秒ms级雷达时间信息的FPGA实现方法,其特征在于所述的FPGA的型号为XC7K325T。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子工程研究所,未经西安电子工程研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202011116761.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种佛手山药粉的快速生产方法
- 下一篇:一种多关节肢体康复训练系统及方法