[发明专利]用于仲裁对共享存储器的访问的方法以及对应的电子设备有效
申请号: | 202010101999.4 | 申请日: | 2020-02-19 |
公开(公告)号: | CN111597130B | 公开(公告)日: | 2023-08-08 |
发明(设计)人: | J-L·拉拜雷 | 申请(专利权)人: | 意法半导体(格勒诺布尔2)公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F3/06 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张昊 |
地址: | 法国格*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 仲裁 共享 存储器 访问 方法 以及 对应 电子设备 | ||
1.一种用于仲裁对在第一接口和第二接口之间共享的存储器的访问权限的方法,包括:
响应于在向所述第一接口授予对所述存储器的当前访问权限的同时从所述第二接口传出的访问所述存储器的请求,触发具有最大计数时间的计数;
如果授予所述第一接口的访问权限的终止在所述最大计数时间的终止之前结束,则在该访问权限的终止时为所述第二接口授予对所述存储器的访问权限;以及
如果授予所述第一接口的访问权限的终止不发生在所述最大计数时间的终止之前,则在所述最大计数时间的终止时为所述第二接口授予对所述存储器的访问权限。
2.根据权利要求1所述的方法,其中所述第一接口被配置为对所述存储器执行写入操作,所述写入操作具有小于或等于最大写入时间的时间;并且其中所述最大计数时间大于所述写入操作的所述最大写入时间。
3.根据权利要求1所述的方法,其中所述第二接口包括在两个逻辑状态之间切换的控制信号,还包括:
在从所述第二接口传出访问请求之后,执行所述控制信号到第一状态的切换;以及
响应于所述控制信号到所述第一状态的切换,触发所述计数。
4.根据权利要求3所述的方法,
其中如果授予所述第一接口的访问权限的终止在所述最大计数时间的终止之前结束,则在该访问权限的终止时执行所述控制信号到第二状态的切换;
其中如果授予所述第一接口的访问权限的终止不发生在所述最大计数时间的终止之前,则在所述最大计数时间的终止时执行所述控制信号到第二状态的切换;以及
其中在所述控制信号切换到所述第二状态之后,向所述第二接口授予对所述存储器的访问权限。
5.根据权利要求1所述的方法,其中所述第一接口包括近场通信或射频识别射频通信接口中的一个,并且所述第二接口包括I2C或SMBus双向同步串行总线。
6.根据权利要求4所述的方法,其中所述第一接口包括近场通信或射频识别射频通信接口中的一个,并且所述第二接口包括I2C或SMBus双向同步串行总线;并且其中所述第二接口的所述控制信号是串行时钟线信号。
7.根据权利要求6所述的方法,其中如果所述第二接口是SMBus双向同步串行总线,则所述最大计数时间在25ms和35ms之间。
8.根据权利要求7所述的方法,其中从所述第二接口传出的所述访问请求包含至少一个字节,并且所述控制信号到所述第一状态的切换发生在来自所述第二接口的所述访问请求的第一字节之后,并且所述第二接口的所述控制信号在所述控制信号切换到所述第一状态之后处于低状态且在所述控制信号切换到所述第二状态之后处于高状态。
9.一种电子设备,包括:
第一接口和第二接口;
存储器,被配置为在至少所述第一接口和所述第二接口之间共享;以及
仲裁电路装置,被配置为:
响应于在向所述第一接口授予对所述存储器的当前访问权限的同时从所述第二接口传出的访问所述存储器的请求,触发具有最大计数时间的计数;
如果授予所述第一接口的访问权限的终止发生在所述最大计数时间的终止之前,则在该访问的终止时为所述第二接口授予对所述存储器的访问权限;以及
如果授予所述第一接口的访问的终止不发生在所述最大计数时间的终止之前,则在所述最大计数时间的终止时为所述第二接口授予对所述存储器的访问权限。
10.根据权利要求9所述的电子设备,其中所述第一接口被配置为对所述存储器执行写入操作,所述写入操作具有小于或等于最大写入时间的时间;并且其中所述最大计数时间大于所述最大写入时间。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(格勒诺布尔2)公司,未经意法半导体(格勒诺布尔2)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010101999.4/1.html,转载请声明来源钻瓜专利网。