[发明专利]存储器控制器及其操作方法在审
申请号: | 201911294153.0 | 申请日: | 2019-12-16 |
公开(公告)号: | CN112306385A | 公开(公告)日: | 2021-02-02 |
发明(设计)人: | 申熙赞;吴用锡;金宙铉;金真永 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 赵赫;王璇 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 控制器 及其 操作方法 | ||
1.一种存储器控制器,所述存储器控制器控制至少一个存储器装置,所述至少一个存储器装置包括多个流存储区域,所述存储器控制器包括:
缓冲器,存储写入数据;
写入历史管理器,存储所述多个流存储区域中的每个流存储区域的写入计数值,并且基于所述写入计数值来生成指示所述多个流存储区域中的每个流存储区域的写入操作频率的写入历史信息;
写入控制器,控制所述至少一个存储器装置以存储从所述缓冲器提供的所述写入数据;以及
垃圾收集控制器,控制所述至少一个存储器装置以对基于所述写入历史信息而从所述多个流存储区域之中选择的目标流存储区域执行垃圾收集操作。
2.根据权利要求1所述的存储器控制器,其中所述写入历史管理器通过对所述多个流存储区域中的每个流存储区域的写入计数值求和来生成所述写入历史信息,所述写入历史信息包括所述多个流存储区域中的每个流存储区域的总写入计数值。
3.根据权利要求1所述的存储器控制器,其中所述写入历史管理器将在设定时段中对所述多个流存储区域中的每个流存储区域执行的写入操作的数量存储为写入计数信息。
4.根据权利要求3所述的存储器控制器,其中所述设定时段是预定长度的时间段。
5.根据权利要求3所述的存储器控制器,其中所述设定时段是所述至少一个存储器装置执行了预设数量的写入操作的时间段。
6.根据权利要求3所述的存储器控制器,其中当所述写入历史管理器中存储的写入计数信息的数量达到预设数量时,所述写入历史管理器利用新生成的写入计数信息来重写最早存储的写入计数信息。
7.根据权利要求2所述的存储器控制器,其中所述缓冲器包括分别对应于所述多个流存储区域的多个流缓冲区域,并且
所述写入控制器基于所述写入历史信息来控制所述多个流缓冲区域中的每个流缓冲区域的大小。
8.根据权利要求7所述的存储器控制器,其中所述多个流缓冲区域中的每个流缓冲区域包括固定区域和可变区域,并且
其中所述写入控制器基于所述写入历史信息来控制所述多个流缓冲区域中的每个流缓冲区域中的所述可变区域的大小。
9.根据权利要求7所述的存储器控制器,
其中将所述多个流缓冲区域的总写入计数值设置为相应的多个流存储区域的总写入计数值,并且
其中所述多个流缓冲区域之中的第二流缓冲区域的总写入计数值大于所述多个流缓冲区域之中的第一流缓冲区域的总写入计数值时,所述写入控制器减小所述第一流缓冲区域的大小,并且增加所述第二流缓冲区域的大小。
10.根据权利要求9所述的存储器控制器,其中所述写入控制器将所述第一流缓冲区域的一部分分配给所述第二流缓冲区域。
11.根据权利要求9所述的存储器控制器,其中当至少一个或多个流缓冲区域中的每个流缓冲区域的总写入计数值小于所述第一流缓冲区域的总写入计数值时,所述写入控制器将所述第一流缓冲区域的一部分分配给所述至少一个或多个流缓冲区域。
12.根据权利要求2所述的存储器控制器,其中所述垃圾收集控制器使用所述多个流存储区域中的每个流存储区域的无效页面计数值和所述总写入计数值来计算校正无效页面计数值,并且基于所述校正无效页面计数值来选择所述目标流存储区域。
13.根据权利要求12所述的存储器控制器,其中所述多个流存储区域中的每个流存储区域的无效页面计数值是所述每个流存储区域中的多个存储块的无效页面计数值的平均值。
14.根据权利要求12所述的存储器控制器,其中所述多个流存储区域中的每个流存储区域的无效页面计数值是所述每个流存储区域中的多个存储块的无效页面计数值中的最高值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911294153.0/1.html,转载请声明来源钻瓜专利网。