[发明专利]输出电路有效
申请号: | 201910637086.1 | 申请日: | 2019-07-15 |
公开(公告)号: | CN112230707B | 公开(公告)日: | 2022-12-20 |
发明(设计)人: | 宋亚轩 | 申请(专利权)人: | 瑞昱半导体股份有限公司 |
主分类号: | H03K5/22 | 分类号: | H03K5/22;G05F3/26 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 刘彬 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出 电路 | ||
一种输出电路,包含:输入级电路及输出级电路。输入级电路包含:差分输入对电路及两个输出电流镜电路。差分输入对电路根据第一电压源运作,以接收第一及第二输入电压,并产生第一及第二输出电流。两个输出电流镜电路根据第二电压源运作,以分别根据第一输出电流产生馈入输入级输出节点的第一电流镜输出电流及根据第二输出电流产生流出输入级输出节点的第二电流镜输出电流,其中第二电压源的电压小于第一电压源的电压。输出级电路根据第二电压源运作,以自输入级输出节点接收输入电压,并产生输出电压。
技术领域
本发明是有关于一种电路结构,且特别是有关于一种输出电路。
背景技术
在部分物理层的电路设计中,常常并非采用先进工艺,而使得电路中的晶体管有着较高的阈值电压。在此情形下,如果输出电路是根据较低的电压运作,则往往会使电路的增益因为晶体管的高阈值电压无法提升,而造成输出电压的不准确。
因此,如何设计一个新的输出电路,以解决上述的缺失,乃为此一业界亟待解决的问题。
发明内容
发明内容旨在提供本揭示内容的简化摘要,以使阅读者对本揭示内容具备基本的理解。此发明内容并非本揭示内容的完整概述,且其用意并非在指出本发明实施例的重要/关键组件或界定本发明的范围。
本发明内容的一目的是在提供一种输出电路,借以改善先前技术的问题。
为达上述目的,本发明内容的一技术实例是关于一种输出电路,包含:输入级电路以及输出级电路。输入级电路包含:差分输入对电路以及两个输出电流镜电路。差分输入对电路配置以根据第一电压源运作,以接收第一输入电压以及第二输入电压,并产生第一输出电流以及第二输出电流。两个输出电流镜电路配置以根据第二电压源运作,以分别根据第一输出电流产生第一电流镜输出电流以及根据第二输出电流产生第二电流镜输出电流,第一输出电流镜电流馈入输入级输出节点,第二输出电流镜电流流出输入级输出节点,其中第二电压源的电压小于第一电压源的电压。输出级电路配置以根据第二电压源运作,以自输入级输出节点接收输入电压,并产生输出电压。
本发明的输出电路将使输入级的差分输入对电路根据较高的电压源运作,达到提升增益的效果。不仅使输出电压的实际高电平和实际低电平可以逼近理想高电平和理想低电平,更可在不需额外设置增益级电路的情形下,达到提升增益的效果。
附图说明
为让本发明的上述和其他目的、特征、优点与实施例能更明显易懂,所附图式的说明如下:
图1为本发明一实施例中,一种输出电路的电路图;以及
图2为本发明一实施例中,输出电压的示意图。
具体实施方式
请参照图1。图1为本发明一实施例中,一种输出电路1的电路图。于一实施例中,输出电路1设置于通用串行端口(universal serial bus;USB)type-C物理层电路中。输出电路1包含:输入级电路100以及输出级电路150。
输入级电路100包含:差分输入对电路110以及两个输出电流镜电路120及130。
差分输入对电路110包含第一输入晶体管T1以及第二输入晶体管T2,并根据第一电压源VDDH运作。于一实施例中,第一电压源VDDH为例如,但不限于3.3伏特,且差分输入对电路110是通过控制晶体管TC电性耦接于第一电压源VDDH。其中控制晶体管TC受控于控制电压Vb,以在导通时使差分输入对电路110接收第一电压源VDDH的电压。
第一输入晶体管T1包含控制端、第一端以及第二端,控制端用以接收第一输入电压Vi+,第一端电性耦接于控制晶体管TC,第二端电性耦接于第一差分输出端N1。第一输入晶体管T1通过控制晶体管TC电性耦接于第一电压源VDDH,并于第二端产生第一输出电流Io1至第一差分输出端N1。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞昱半导体股份有限公司,未经瑞昱半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201910637086.1/2.html,转载请声明来源钻瓜专利网。