[发明专利]存储器板分割以减少操作功率在审
申请号: | 201880047227.8 | 申请日: | 2018-07-19 |
公开(公告)号: | CN110914905A | 公开(公告)日: | 2020-03-24 |
发明(设计)人: | T·H·金;C·维拉 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C11/22 | 分类号: | G11C11/22 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 分割 减少 操作 功率 | ||
描述了用于操作铁电存储器单元的方法、系统以及装置。电子存储器装置可包含通过多个分割线分隔开的多个板部分,所述多个分割线可以在平行于存储器阵列的行或所述存储器阵列的列或这两者的平面中定向。可以采用所述分割板替代用于所述阵列的单个板。所述一或多个板部分可以在铁电单元的存取操作期间被供能以便跨越所述单元形成电压差或以便促进改变所述单元的电荷。所述板部分中的每一个可包含一或多个存储器单元。可以在通过板驱动器激活所述板部分之后从所述板部分上的所述存储器单元读取或写入到所述板部分上的所述存储器单元。
本专利申请主张2018年7月20日由Kim等人递交的标题为“存储器板分割以减少操作功率(Memory Plate Segmentation to Reduce Operating Power)”的第15/655,675号美国专利申请的优先权,所述专利申请转让给本受让人,并且以引用的方式明确并入本文中。
背景技术
以下内容大体上涉及存储器装置,且更确切地说涉及包含通过多个分割线分隔开的多个板部分的电子存储器装置,以及其使用方法。
存储器装置广泛用于将信息存储在例如计算机、无线通信装置、相机、数字显示器及类似者等各种电子装置中。通过编程存储器装置的不同状态来存储信息。举例来说,二进制装置具有两个状态,通常表示为逻辑“1”或逻辑“0”。在其它系统中,可存储两个以上状态。为了存取所存储的信息,电子装置可读取或感测存储器装置中的所存储的状态。为了存储信息,电子装置可写入或编程存储器装置中的状态。
存在各种类型的存储器装置,包含随机存取存储器(RAM)、只读存储器(ROM)、动态RAM(DRAM)、同步动态RAM(SDRAM)、铁电RAM(FeRAM)、磁性RAM(MRAM)、电阻性RAM(RRAM)、快闪存储器等。存储器装置可以是易失性或非易失性的。非易失性存储器(例如,快闪存储器)即使在没有外部电源的情况下仍可将数据存储很长一段时间。易失性存储器装置(例如,DRAM)除非被外部电源周期性地刷新,否则可能随着时间推移而丢失其存储的状态。二进制存储器装置可例如包含带电或放电电容器。然而,带电电容器可能随着时间推移通过泄漏电流而变为放电,造成所存储的信息丢失。
如果可以降低功率消耗,那么可以进一步增大非易失性存储器优于易失性存储器的优点。操作例如FeRAM的一些非易失性存储器可包含为某些组件供能以促进存取操作。限制此类组件的大小,或限制向此类组件供能的频率可帮助降低功率消耗。
附图说明
本文中的公开内容提及且包含以下各图:
图1说明根据本发明的各种实施例具有存储器板分割的实例存储器阵列;
图2说明根据本发明的各种实施例具有存储器板分割的装置中的存储器单元的实例电路;
图3说明根据本发明的各种实施例用于具有存储器板分割的装置中的铁电存储器单元的实例迟滞曲线;
图4说明根据本发明的各种实施例具有存储器板分割的实例存储器阵列;
图5说明根据本发明的各种实施例用于具有存储器板分割的存储器阵列的实例时序图;
图6说明根据本发明的各种实施例具有存储器板分割的实例存储器阵列;
图7说明根据本发明的各种实施例具有存储器板分割的实例存储器阵列;
图8说明根据本发明的各种实施例具有存储器板分割的存储器阵列中的实例电路;
图9说明根据本发明的各种实施例支持用于具有存储器板分割的装置的操作的实例存储器控制器;
图10说明根据本发明的各种实施例包含具有存储器板分割的电子存储器装置的系统;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201880047227.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:用于检测道路和轮胎状况的方法
- 下一篇:植物生长调节剂和杀菌剂