[发明专利]乘法累加乘积指令在审
申请号: | 201711367078.7 | 申请日: | 2017-12-18 |
公开(公告)号: | CN108733345A | 公开(公告)日: | 2018-11-02 |
发明(设计)人: | 内尔·伯吉斯;大卫·雷蒙德·鲁茨;贾维尔·迪亚兹·布鲁格拉 | 申请(专利权)人: | ARM有限公司;安谋科技(中国)有限公司 |
主分类号: | G06F7/496 | 分类号: | G06F7/496 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 林强 |
地址: | 英国*** | 国省代码: | 英国;GB |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 操作数 乘法 累加 乘法器阵列 指令解码器 乘积指令 处理电路 结果元素 控制处理电路 指令 重新排列 加法器 加总 子集 关联 响应 | ||
1.一种设备,包括:
处理电路,所述处理电路用于执行数据处理,所述处理电路包括L×M乘法器阵列,其中L和M是整数;以及
指令解码器,所述指令解码器响应于指定L位操作数和M位操作数的乘法指令来控制所述乘法器阵列使用用于累加所述L位操作数和所述M位操作数的部分乘积的多个加法器来将所述L位操作数和所述M位操作数相乘;
其中响应于指定第一J位操作数和第二K位操作数的乘法累加乘积(MAP)指令,其中J≤L并且K≤M,所述指令解码器被配置用于控制所述处理电路来生成包括至少一个结果元素的结果值,每个结果元素对应于所述第一J位操作数的E位部分和所述第二K位操作数的F位部分的相应E×F乘积的和,其中1<E<J并且1<F<K;并且
响应于MAP指令,所述指令解码器被配置用于控制所述处理电路重新排列所述第二K位操作数的F位部分以形成经变换的K位操作数,并且用于根据所述第一J位操作数和所述经变换的K位操作数控制所述L×M乘法器阵列使用所述多个加法器的子集来加总所述相应E×F乘积。
2.根据权利要求1所述的设备,包括操作数重新排列电路,所述操作数重新排列电路用于重新排列所述第二K位操作数的所述F位部分以形成所述经变换的K位操作数。
3.根据权利要求2所述的设备,其中,对于所述第二K位操作数中包括所述F位部分中的至少两个的至少一个区段,所述操作数重新排列电路被配置用于颠倒所述区段内的所述F位部分的顺序以形成所述经变换的K位操作数的相应区段。
4.根据权利要求2所述的设备,其中,所述操作数重新排列电路被配置用于根据基于所述MAP指令的参数选择的多个不同重新排列模式中的一个来重新排列所述第二K位操作数。
5.根据权利要求1所述的设备,其中,响应于所述MAP指令,所述指令解码器被配置用于控制所述处理电路来重新排列所述第一J位操作数的E位部分以形成经变换的J位操作数,并且用于根据所述经变换的J位操作数和所述经变换的K位操作数控制所述L×M乘法器阵列使用所述多个加法器的子集来加总所述相应的E×F乘积。
6.根据权利要求1所述的设备,包括部分乘积形成电路,所述部分乘积形成电路用于生成将由所述L×M乘法器阵列的所述加法器累加的所述部分乘积。
7.根据权利要求6所述的设备,其中,响应于所述MAP指令,所述指令解码器被配置用于控制所述部分乘积形成电路来根据所述第一J位操作数和所述经变换的K位操作数生成所述部分乘积。
8.根据权利要求6所述的设备,其中,响应于所述MAP指令,所述指令解码器被配置用于控制所述部分乘积形成电路来将所述部分乘积的部分乘积位的子集设置为零,而不管所述第一J位操作数和所述第二K位操作数的值如何。
9.根据权利要求8所述的设备,其中,所述指令解码器被配置用于控制所述部分乘积形成电路来根据所述MAP指令的参数选择哪些部分乘积位是部分乘积位的所述子集。
10.根据权利要求1所述的设备,其中,响应于所述MAP指令的至少一种形式,所述指令解码器被配置用于控制所述处理电路来生成包括多个结果元素的所述结果值,每个结果元素指定所述第一J位操作数的X位区段内的所述E位部分与所述第二K位操作数的Y位区段内的所述F位部分的所述相应E×F乘积的和,其中E<X<J并且F<Y<K。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于ARM有限公司;安谋科技(中国)有限公司,未经ARM有限公司;安谋科技(中国)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201711367078.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:数据读写方法、装置以及环形队列
- 下一篇:递减累加开度方法