[发明专利]存储系统有效
申请号: | 201710419194.2 | 申请日: | 2017-06-06 |
公开(公告)号: | CN107481753B | 公开(公告)日: | 2021-04-13 |
发明(设计)人: | 金泰镐 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C11/408 | 分类号: | G11C11/408;G11C11/4094;G11C11/4096 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 任静;许伟群 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储系统 | ||
1.一种存储系统,包括:
存储装置,其包括写入驱动器,所述写入驱动器被配置为输出用于在多个存储单元中写入数据的写入电流;以及
存储器控制器,其被配置为控制存储装置,
其中,存储器控制器包括:
命令比较电路,其被配置为将由存储器控制器接收到的第一写入命令的字线地址、位线地址和写入数据段与第二写入命令的字线地址、位线地址和写入数据段相比较,以及当第一写入命令的位线地址和写入数据段与第二写入命令的位线地址和写入数据段彼此相同、而第一写入命令的字线地址的最高有效位MSB与第二写入命令的字线地址的最高有效位MSB彼此不同时,输出具有第一电平的同时写入控制信号;以及
处理器,其被配置为当从命令比较电路输出具有第一电平的同时写入控制信号时,将用于同时操作第一写入命令和第二写入命令的同时写入命令传送到存储装置;
其中,写入驱动器通过接收具有第一电平的同时写入控制信号来增加写入电流,以及输出增加的写入电流,
其中,第一写入命令的字线地址的布置次序与第二写入命令的字线地址的布置次序相反。
2.如权利要求1所述的存储系统,其中,写入驱动器包括:
电压源端子;
第一电流源和第二电流源,其并联耦接到电压源端子;以及
切换元件,其被配置为电耦接电压源端子和第二电流源,以及
当从命令比较电路输出的同时写入控制信号具有第一电平时,切换元件导通,而当同时写入控制信号具有第二电平时,切换元件关断。
3.如权利要求1所述的存储系统,其中,存储装置包括由多个位线和多个字线来配置的存储单元阵列,
存储单元阵列包括多个单元区域,以及
每个单元区域包括:
上瓦片组和下瓦片组;
列解码器,其布置在上瓦片组和下瓦片组之间并且耦接到位线的中心部分;以及
行解码器,其布置成跨越上瓦片组和下瓦片组并且耦接到字线的中心部分,其中,写入驱动器将增加的写入电流输出到列解码器。
4.如权利要求3所述的存储系统,其中,从写入驱动器输出的增加的写入电流沿列解码器被分配给上瓦片组和下瓦片组。
5.如权利要求3所述的存储系统,其中,所述多个字线包括布置在上瓦片组中的上字线和布置在下瓦片组中的下字线。
6.如权利要求5所述的存储系统,其中,上字线的地址以升序布置,而下字线的地址以降序布置。
7.如权利要求1所述的存储系统,其中,存储器控制器还包括命令队列,所述命令队列被配置为对从主机装置接收到的命令进行排队。
8.如权利要求7所述的存储系统,其中,处理器将同时写入命令传输到存储装置,然后从命令队列中删除第一写入命令和第二写入命令,以及重新布置命令队列中剩余的命令的次序。
9.如权利要求7所述的存储系统,其中,命令比较电路通过以排队次序选择两个写入命令或者通过随机选择两个写入命令来将在命令队列中排队的写入命令之中的两个写入命令相比较。
10.如权利要求1所述的存储系统,其中,命令比较电路包括:
包括多个比较电路的第一比较操作块,其被配置为将用于第一写入命令的第一字线地址、第一位线地址和第一写入数据与用于第二写入命令的第二字线地址、第二位线地址和第二写入数据相比较;以及
第二比较操作块,其被配置为将第一比较操作块中的所述多个比较电路的比较结果相比较。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710419194.2/1.html,转载请声明来源钻瓜专利网。