[发明专利]具有兼容不同数据长度的纠错功能的存储器和纠错方法在审
申请号: | 201710348736.1 | 申请日: | 2017-05-17 |
公开(公告)号: | CN107039086A | 公开(公告)日: | 2017-08-11 |
发明(设计)人: | 付妮 | 申请(专利权)人: | 西安紫光国芯半导体有限公司 |
主分类号: | G11C29/42 | 分类号: | G11C29/42 |
代理公司: | 北京北翔知识产权代理有限公司11285 | 代理人: | 郑建晖,钟守期 |
地址: | 710075 陕西省西安市*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 兼容 不同 数据 长度 纠错 功能 存储器 方法 | ||
技术领域
本发明涉及一种具有纠错功能的存储器以及一种存储器纠错方法。
背景技术
ECC(Error Correction Code,纠错码)通过在一定长度数据位的基础上增加监督位来检测和纠正出错的数据。具有纠错功能的存储器的常规读写过程如图1和图2所示,其中图1示意性示出了写入过程。数据阵列1用于存储数据,ECC阵列2用于存储ECC的监督位。当从系统将N位数据写入存储器时,将利用此N位数据通过ECC编码模块3生成M位监督位,然后N位数据和M位监督位一起写入相应的存储阵列。其中数据长度N大于0,并小于等于存储器进行一次读写操作的数据长度。监督位长度M大于0,其值取决于选取的ECC算法。
图2示意性示出了读出过程。N位数据和M位监督位被从相应的存储阵列中读出,被放大之后被传送到ECC解码模块4,ECC解码模块4可以对出错的数据进行检测和纠正,并且读出纠正后的N位数据。
从图1的写入过程可以知道,在ECC编码模块3生成M位监督位时,需要数据长度为N的数据位,这是由所选取的ECC算法决定的。但对于存储器来说,其有效的输入数据的长度不是一成不变的,例如动态随机存取存储器DRAM(Dynamic Random Access Memory),其规范里就有规定,当存在突发突变模式(Burst Chop Mode,在下文中简称BC模式)时,其数据长度就会改变,使得数据长度小于N;或者对于不同数据长度的结构,例如在X4,X8,X16等模式下,其数据长度也会随着外部控制而变化,使得数据长度不等于N。但是一旦ECC算法选定,其对应的ECC的编码模块所需要的数据长度是一定的,如果数据长度变化就不能顺利生成ECC的监督位。除非在这些可能遇到的所有限制条件里面找到一个最小的数据长度,根据这个最小的数据长度选择ECC算法,这样就能支持所有模式。如果这个最小的数据长度是8,即使是对于最高效的汉明码来说,最少也需要4位的监督位,这会增加至少50%的存储面积来存储ECC的监督位,这使得存储器的成本大大增加,并降低了ECC算法选取的灵活性和高效性。
因此,需要提供一种兼容不同数据长度的具有纠错功能的存储器。
发明内容
为此,在根据本发明的第一方面,提供了一种具有纠错功能的存储器,其中,包括:数据阵列、ECC阵列、ECC编码模块、ECC解码模块、第一数据选择模块、第二数据选择模块和数据输出模块,其中,当写入数据时:该数据阵列被配置成存储写入的数据;该第一数据选择模块被配置成接收该写入的数据,并且响应于影响数据长度的控制信号来确定是否还接收来自该数据阵列的数据;该ECC编码模块被配置成接收该第一数据选择模块输出的数据,并且根据其内预先设置的ECC算法对该数据进行编码以生成监督位;且该ECC阵列被配置成存储生成的监督位;当读出数据时:该数据阵列被配置成输出存储的数据;该ECC阵列被配置成输出存储的监督位;该ECC解码模块被配置成同时接收该数据阵列输出的数据和该ECC阵列输出的监督位来进行数据的检测和纠正;该第二数据选择模块被配置成响应于影响数据长度的控制信号生成数据输出模块控制信号;该数据输出模块被配置成接收经纠正的数据并且响应于该数据输出模块控制信号来控制该数据输出模块输出的数据的长度。
根据一个优选实施方案,所述影响数据长度的控制信号是与X4、X8、X16模式或者X4、X8以及X16模式之一与突发突变模式的组合模式对应的信号。
根据一个优选实施方案,在写入数据时,若影响数据长度的控制信号有效,则该第一数据选择模块还接收来自该数据阵列的数据,以将来自该数据阵列的数据与写入的数据组合成符合该ECC编码模块内预先设置的ECC算法的数据。
根据一个优选实施方案,在写入数据时,若影响数据长度的控制信号无效,则该第一数据选择模块不接收来自该数据阵列的数据而只接收写入的数据就能够输出符合该ECC编码模块内预先设置的ECC算法的数据。
根据一个优选实施方案,在读出数据时,若该数据输出模块控制信号有效,则该数据输出模块输出的数据的长度不对应于该ECC算法所需要的数据的长度。
根据一个优选实施方案,在读出数据时,若该数据输出模块控制信号无效,则该数据输出模块输出的数据的长度对应于该ECC算法所需要的数据的长度。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安紫光国芯半导体有限公司,未经西安紫光国芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201710348736.1/2.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置