[发明专利]用于对远程节点的许多存储操作的原子写入的结构弹性支持有效
| 申请号: | 201680082989.2 | 申请日: | 2016-03-31 |
| 公开(公告)号: | CN108701003B | 公开(公告)日: | 2022-04-26 |
| 发明(设计)人: | F·甘博纳特;T·维尔哈姆;K·库马尔;M·P·迪米特罗娃;R·K·拉马努詹 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F3/06 | 分类号: | G06F3/06 |
| 代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜;王英 |
| 地址: | 美国加*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 用于 远程 节点 许多 存储 操作 原子 写入 结构 弹性 支持 | ||
1.一种用于支持对远程节点的许多存储操作的原子写入的装置,所述装置包括:
非易失性存储器,其用于存储与多个写操作相对应的数据;以及
第一节点,其包括如下的逻辑,所述逻辑的至少一部分在硬件中,用于响应于所述多个写操作而执行一个或多个操作,以使得所述数据原子地存储在第二节点处,
其中,所述逻辑用于响应于指示事务的标识符和所述第二节点的第一指令而将所述多个写操作原子地绑定到所述事务,并且响应于指示所述事务的标识符的第二指令而释放所述事务,其中,响应于所述事务的释放,所述数据被写入所述非易失性存储器。
2.如权利要求1所述的装置,其中,所述第二节点耦合到一个或多个非易失性存储器节点。
3.如权利要求1所述的装置,其中,所述第一节点或所述第二节点中的每一个包括一个或多个插槽。
4.如权利要求3所述的装置,其中,所述第一节点或所述第二节点的所述一个或多个插槽中的至少一个插槽耦合到易失性存储器或高带宽存储器。
5.如权利要求1所述的装置,其中,所述第一节点位于第一域中,并且所述第二节点位于第二域中。
6.如权利要求5所述的装置,其中,所述第一域和所述第二域用于形成非一致性存储器存取(NUMA)系统。
7.如权利要求1所述的装置,其中,所述第一节点用于经由网络链路耦合到所述第二节点。
8.如权利要求7所述的装置,其中,所述网络链路用于经由交换机传送所述数据。
9.如权利要求8所述的装置,其中,所述交换机用于经由主机结构接口(HFI)与所述第一节点或所述第二节点进行通信。
10.如权利要求8所述的装置,其中,所述交换机用于经由统一路径互连(UPI)通道或快速路径互连(QPI)通道与所述第一节点或所述第二节点进行通信。
11.如权利要求1所述的装置,其中,所述非易失性存储器用于耦合到两级系统主存储器以至少临时存储所述数据的一部分。
12.如权利要求1所述的装置,其中,所述非易失性存储器包括以下中的一个或多个:纳米线存储器、铁电晶体管随机存取存储器(FeTRAM)、磁阻随机存取存储器(MRAM)、闪速存储器、自旋转矩传输随机存取存储器(STTRAM)、电阻式随机存取存储器、可字节寻址的三维交叉点存储器、PCM(相变存储器)以及由电力储备支持以用于在电力故障或电力中断期间保留数据的易失性存储器。
13.如权利要求1所述的装置,包括以下中的一个或多个:至少一个处理器,其具有一个或多个处理器核,通信地耦合到所述非易失性存储器,通信地耦合到所述装置的电池,或通信地耦合到所述装置的网络接口。
14.一种用于支持对远程节点的许多存储操作的原子写入的方法,所述方法包括:
将与多个写操作相对应的数据存储在非易失性存储器中;以及
响应于所述多个写操作,在第一节点处执行一个或多个操作,以使得所述数据原子地存储在第二节点处,
其中,所述一个或多个操作响应于指示事务的标识符和所述第二节点的第一指令而将所述多个写操作原子地绑定到所述事务,并且响应于指示所述事务的标识符的第二指令而释放所述事务,其中,响应于所述事务的释放,所述数据被写入所述非易失性存储器。
15.如权利要求14所述的方法,还包括将所述第二节点耦合到一个或多个非易失性存储器节点。
16.如权利要求14所述的方法,还包括经由网络链路耦合所述第一节点和所述第二节点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201680082989.2/1.html,转载请声明来源钻瓜专利网。





