[发明专利]串行脉冲产生电路及充电装置有效
申请号: | 201611130269.7 | 申请日: | 2016-12-09 |
公开(公告)号: | CN108614791B | 公开(公告)日: | 2020-10-23 |
发明(设计)人: | 王文情;蒋幸福 | 申请(专利权)人: | 比亚迪股份有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42;H02J7/00 |
代理公司: | 北京清亦华知识产权代理事务所(普通合伙) 11201 | 代理人: | 张润 |
地址: | 518118 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 串行 脉冲 产生 电路 充电 装置 | ||
本发明公开了一种串行脉冲产生电路及充电装置,该电路包括:接收端,其用于接收待充电设备输出的请求电压信号;并行转换模块,其与接收端相连,并行转换模块用于根据请求电压信号生成与请求电压信号对应的N路并行数字信号;串行脉冲生成模块,其与并行转换模块相连,串行脉冲生成模块用于根据每路数字信号的状态对时钟信号进行分频以生成对应脉冲宽度的脉冲信号,并控制N路并行数字信号对应的脉冲信号依次输出以输出与请求电压信号对应的串行脉冲信号。由此,本发明实施例的串行脉冲产生电路利用高精度时钟信号生成与请求电压信号对应的串行脉冲信号,提升了信号输出的时间精度,且有效减小了芯片面积。
技术领域
本发明涉及通信技术领域,特别涉及一种串行脉冲产生电路和一种具有该电路的充电装置。
背景技术
在相关技术中,充电装置的次级芯片根据请求电压信号发出相应的串行脉冲序列组合,并通过光耦提供给主边芯片,以使主边芯片控制充电装置输出相应的请求电压。如图1所示,相关技术中的串行脉冲产生电路采用电流源I1’和I2’对电容C1’进行充放电,以通过调节充放电电流的大小产生相应宽度的脉冲与频率周期。
但是,相关技术存在的缺点是,由于电容和电流源的精度有限,导致串行脉冲产生电路输出的频率周期与脉冲宽度的精度较低。并且,如果要输出百us级的脉冲输出,为了不过多增大电容的面积,需要将充放电电流设置在很小的量级,进一步降低了输出精度。
因此,相关技术需要进行改进。
发明内容
本发明旨在至少在一定程度上解决相关技术中的技术问题之一。为此,本发明的一个目的在于提出一种串行脉冲产生电路,该电路通过对高精度时钟进行分频和逻辑处理,可以提升串行脉冲信号的精度。
本发明的另一个目的在于提出一种充电装置。
为达到上述目的,本发明一方面实施例提出的一种串行脉冲产生电路,包括:接收端,所述接收端用于接收待充电设备输出的请求电压信号;并行转换模块,所述并行转换模块与所述接收端相连,所述并行转换模块用于根据所述请求电压信号生成与所述请求电压对应的N路并行数字信号;串行脉冲生成模块,所述串行脉冲生成模块与所述并行转换模块相连,所述串行脉冲生成模块用于根据每路数字信号的状态对时钟信号进行分频以生成对应脉冲宽度的脉冲信号,并控制所述N路并行数字信号对应的脉冲信号依次输出以输出与所述请求电压信号对应的串行脉冲信号。
根据本发明实施例提出的串行脉冲产生电路,通过接收端接收充电设备输出的请求电压信号,并行转换模块根据请求电压信号生成与请求电压信号对应的N路并行数字信号,串行脉冲生成模块根据每路数字信号的状态对时钟信号进行分频,以生成对应脉冲宽度的脉冲信号,并控制N路并行数字信号对应的脉冲信号依次输出,从而输出与请求电压信号对应的串行脉冲信号。由此,本发明实施例的串行脉冲产生电路利用高精度时钟信号生成与请求电压信号对应的串行脉冲信号,提升了信号输出的时间精度,且有效减小了芯片面积。
根据本发明的一个实施例,所述串行脉冲生成模块包括:计数单元,所述计数单元用于对所述N路并行数字信号的输出个数进行计数以生成计数信号;脉宽控制信号产生单元,所述脉宽控制信号产生单元分别与所述计数单元和所述并行转换模块相连,所述脉宽控制信号产生单元用于根据所述计数信号控制所述N路并行数字信号依次输出;分频单元,所述分频单元与所述脉宽控制信号产生单元相连,所述分频单元用于根据每路数字信号的状态对时钟信号进行分频以生成对应脉冲宽度的脉冲信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于比亚迪股份有限公司,未经比亚迪股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201611130269.7/2.html,转载请声明来源钻瓜专利网。