[实用新型]带微处理器MCU可扩展的FPGA显示系统及电子设备有效
申请号: | 201320669104.2 | 申请日: | 2013-10-28 |
公开(公告)号: | CN203520379U | 公开(公告)日: | 2014-04-02 |
发明(设计)人: | 何轲;刘明 | 申请(专利权)人: | 京微雅格(北京)科技有限公司 |
主分类号: | G06F3/14 | 分类号: | G06F3/14 |
代理公司: | 北京亿腾知识产权代理事务所 11309 | 代理人: | 陈霁 |
地址: | 100083 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 微处理器 mcu 扩展 fpga 显示 系统 电子设备 | ||
1.一种带微处理器MCU可扩展的FPGA显示系统,其特征在于,将MCU的数据加载至外部存储器,同时基于显示屏的当前显示状态,将所述外部存储器中的数据读出以供显示屏显示,所述系统包括:
至少一个第一FIFO,用于接收MCU不同工作模式时的数据;
逻辑模块,用于计算所述数据的显示地址;
第二异步FIFO,用于按照显示屏的有效视频区域信号产生的有效地址读取外部存储器的数据;
LCD模块,根据显示屏的显示参数,将来自第二异步FIFO的数据驱动显示屏;
LCD地址生成器,根据显示屏的有效视频区域信号产生有效地址;
状态机控制器,在状态机的控制下,根据至少一个第一FIFO的请求,将至少一个第一FIFO中的数据按照显示地址输入到外部存储器;根据第二异步FIFO的请求,从外部存储器读出数据到第二异步FIFO。
2.如权利要求1所述的带微处理器MCU可扩展的FPGA显示系统,其特征在于,所述MCU带有时钟,至少一个第一FIFO是异步FIFO。
3.如权利要求1所述的带微处理器MCU可扩展的FPGA显示系统,其特征在于,MCU不带时钟,至少一个第一FIFO是同步FIFO,所述系统还包括至少两个寄存器,所述寄存器对MCU的数据进行同步整形化处理后,将所述数据写入到同步FIFO中。
4.如权利要求1所述的带微处理器MCU可扩展的FPGA显示系统,其特征在于,MCU工作模式为写点模式,逻辑模块计算点的地址,并将点地址对应的数据写入到外部存储器中。
5.如权利要求1所述的带微处理器MCU可扩展的FPGA显示系统,其特征在于,MCU工作模式为填充模式,逻辑模块计算所述数据的显示地址,将显示地址对应的数据写入到外部存储器;其中,所述数据的地址至少为1个。
6.如权利要求1所述的带微处理器MCU可扩展的FPGA显示系统,其特征在于,MCU工作模式为搬移模式,逻辑模块计算外部MCU的源地址和目标地址,根据所述源地址,将外部存储器中的数据读出,根据目标地址将所述读出的数据写入到外部存储器。
7.如权利要求1所述的带微处理器MCU可扩展的FPGA显示系统,其特征在于,所述显示屏是LCD显示屏。
8.一种电子设备,包括如权利要求1所述的带MCU可扩展的FPGA显示系统、外部MCU、外部存储器和显示屏。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微雅格(北京)科技有限公司,未经京微雅格(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320669104.2/1.html,转载请声明来源钻瓜专利网。