[发明专利]掩膜只读存储器制造方法在审
| 申请号: | 201310128456.1 | 申请日: | 2013-04-15 |
| 公开(公告)号: | CN104103591A | 公开(公告)日: | 2014-10-15 |
| 发明(设计)人: | 苏波;张可钢;陈广龙;陈华伦;朱东园 | 申请(专利权)人: | 上海华虹宏力半导体制造有限公司 |
| 主分类号: | H01L21/8246 | 分类号: | H01L21/8246 |
| 代理公司: | 上海浦一知识产权代理有限公司 31211 | 代理人: | 丁纪铁 |
| 地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 只读存储器 制造 方法 | ||
技术领域
本发明涉及半导体集成电路制造领域,特别是指一种掩膜只读存储器制造方法。
背景技术
掩膜只读存储器(MROM:Mask Read Only Memory)是一种最基本的只读存储器,广泛应用于电子产品中。掩膜只读存储器利用一光罩选择性地对多个编码区进行离子注入,从而决定存储单元阵列中各晶体管的连接状态,达到存储数据的目的。当产品改变时,无需对生产工艺进行大幅改动仅更换光罩即可,这十分有利于批量生产。相比EEPROM或者Flash,掩膜只读存储器占用的面积非常小,有利于降低成本,实现大容量存储。
现有掩膜只读存储器的制造工艺主要包含以下步骤:有源区和隔离区的形成;在有源区形成每个存储单元晶体管的栅氧化层和栅极;源漏扩散区域形成;栅极的侧墙的形成(通常现有掩膜只读存储器都会与CMOS工艺集成,因此,在源漏区域形成后,会成长栅极的侧墙);进行调节部分存储单元阈值电压的离子注入工艺,离子透过栅极和栅氧化层注入到沟道区;层间介质层的沉积(一层或多层);层间介质层的平坦化;接触孔的形成;金属引线和钝化层工艺。
在上述工艺中,栅极制作完成后的调节阈值电压的注入工艺,通常有两种Mask ROM结构同时存在:一种是中间有图形、四周无图形的“岛形”(Island)图案(如图1),一种是四周皆有图案,只有中心无图案的“洞形”(hole)图案(如图2)。其中,图1所示的岛形结构在实际工艺控制中,光刻工艺窗口很小,很容易发生岛形图形漂移的现象(如图3所示),就会出现不需要离子注入的地方会被注入,需要注入的地方反而可能被漂移的岛形图形遮挡,这样整个存储单元就失效了。目前,分析原因主要是由于岛形图案形成在栅极上,岛型图案伸出栅极两侧之外,在栅极间的空隙处是处于悬空状态,如图4所示,极易发生倾斜。
发明内容
本发明所要解决的技术问题在于提供一种掩膜只读存储器制造方法。
为解决上述问题,本发明所述的一种掩膜只读存储器制造方法,包含如下步骤:
第1步,在硅衬底上制作形成有源区及隔离区;
第2步,在有源区内形成所述掩膜只读存储器的每个存储单元晶体管的栅氧化层和栅极;
第3步,注入形成源区及漏区;
第4步,制作形成栅极的侧墙;
第5步,进行第一层间介质的淀积;
第6步,对第一层间介质进行平坦化;
第7步,进行部分存储单元晶体管阈值电压调节的注入;
第8步,其他层间介质的淀积及平坦化;
第9步,制作接触孔;
第10步,制作金属引线及钝化层。
进一步地,所述第4步中,根据产品具体要求选择性地制作或者不制作栅极侧墙。
进一步地,所述第5步中,淀积的第一层间介质材料为氮氧化硅、无渗入杂质硅酸盐玻璃、硼磷硅玻璃中的一种或任意几种的组合,淀积的总厚度为
进一步地,所述第6步中,根据产品具体要求选择性地对第一层间介质进行或者不进行平坦化;若平坦化,采用的方法为化学机械研磨或者刻蚀工艺。
进一步地,所述第8步中,根据产品具体要求选择性地淀积或者不淀积其他层间介质;若淀积其他层间介质,淀积的层间介质材料为氮氧化硅、无渗入杂质硅酸盐玻璃、硼磷硅玻璃中的一种或任意几种的组合,淀积的总厚度为再选择性地进行或者省略平坦化步骤,若平坦化,方法为化学机械研磨或者刻蚀工艺。
本发明所述的一种掩膜只读存储器制造方法,在栅极及侧墙制作完成之后,先淀积一层层间介质并平坦化,之后再在平坦化后的介质层上制作岛形图案,使岛形图案更加牢固,光刻工艺窗口增加,同时,淀积的介质层采用部分或全部的接触孔介质层,不需额外生长或去除,不增加额外成本。
附图说明
图1是传统掩膜只读存储器的岛形图案俯视图及放大图;
图2是传统掩膜只读存储器的洞型图案俯视图及放大图;
图3是岛型图案发生漂移的示意图;
图4是传统掩膜只读存储器栅极上岛形图案的截面图;
图5是本发明掩膜只读存储器栅极形成之后的示意图;
图6是本发明掩膜只读存储器栅极侧墙形成之后的示意图;
图7是本发明掩膜只读存储器第一层间介质淀积完成示意图;
图8是本发明掩膜只读存储器完成剖面图;
图9是本发明工艺流程图。
附图标记说明
1是硅衬底,2是栅氧化层,3是栅极,4是侧墙,5是光刻胶,6是岛型图案,7是第一层间介质。
具体实施方式
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310128456.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种应用于三维组件的垂直互连过渡结构
- 下一篇:等离子体处理装置及其静电夹盘
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造





