[发明专利]用于SRAM单元的装置有效
申请号: | 201210244358.X | 申请日: | 2012-07-13 |
公开(公告)号: | CN103377685B | 公开(公告)日: | 2017-03-01 |
发明(设计)人: | 廖忠志 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G11C5/12 | 分类号: | G11C5/12;G11C5/06;G11C11/413 |
代理公司: | 北京德恒律治知识产权代理有限公司11409 | 代理人: | 章社杲,孙征 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 sram 单元 装置 | ||
技术领域
本发明涉及半导体领域,更具体地,涉及用于SRAM单元的装置。
背景技术
诸如笔记本电脑的现代电子设备包括多种用于存储信息的存储器。存储电路主要包括两大类。一类是易失性存储器,另一类是非易失性存储器。易失性存储器包括随机存取存储器(RAM),其可以进一步分为两个子类:静态随机存取存储器(SRAM)和动态随机存取存储器(DRAM)。由于在不给电时SRAM和DRAM均会丢失存储的信息,故称之为易失性存储器。另一方面,非易失性存储器可以永久保存存储的数据。非易失性存储器包括多个子类,诸如只读存储器(ROM)、电可擦可编程只读存储器(EEPROM)和闪存。
静态随机存取存储器(SRAM)通常用于集成电路。SRAM单元具有无需刷新即可保存数据的优点。SRAM单元可以包括不同数量的晶体管,并且通常以晶体管数命名,例如,六晶体管(6T)SRAM、八晶体管(8T)SRAM等。晶体管通常形成用于存储比特的数据锁存器。可以增加附加的晶体管,以控制对晶体管的接入。SRAM单元通常被排列为具有行和列的阵列。SRAM单元的每行均连接至字线,用于确定当前的SRAM单元是否被选择。SRAM单元的每列均连接至位线(或一对互补位线),用于对SRAM单元进行读写操作。
由于各种电子部件的集成密度持续改进,SRAM工业经历了迅猛的发展。很大程度上,集成密度的改进是通过不断减小最小部件尺寸的途径而实现的,这使得更多的部件可以集成到给定的区域中。然而,减小的部件尺寸可能会引起更多的漏电流。由于最近对更小的电子设备的需求还在增长,故需要一种途径来减少SRAM单元晶体管的漏电流。
随着半导体技术的发展,出现了鳍式场效应晶体管作为进一步减少半导体器件漏电流的有效替代。FinFET中,包含漏极、沟道区域和源级的有源区域从设置有FinFET的半导体衬底的表面突起。从截面图上看,FinFET的有源区域(诸如,鳍)为矩形。此外,FinFET的栅极结构将有源区域沿三侧卷起,形成如倒立的“U”。因此,沟道对栅极结构的控制更强。减少了传统的平面晶体管的短沟道泄漏影响。同样,当FinFET关断时,栅极结构可以更好的控制沟道,以便减少FinFET的漏电流。
发明内容
为解决上述问题,本发明提供了一种装置,包括:第一字线,形成在第一互连层中,第一字线在第一方向上延伸;第一VSS线、第一位线、第一电源线、第二位线和第二VSS线,形成在第二互连层中,第一VSS线、第一位线、第一电源线、第二位线和第二VSS线在第二方向上平行延伸;第二字线,形成在第三互连层中,第二字线在第一方向上延伸;以及字线跨接结构,形成在电源线和第二位线之间,字线跨接结构包括:第一通孔,形成在第一字线上;金属线,形成在第二互连层中,金属线在第二方向上延伸;和第二通孔,形成在金属线上,第一通孔、金属线和第二通孔在第一字线和第二字线之间形成导电路径。
其中,第一方向垂直于第二方向。
该装置进一步包括SRAM单元,其中,SRAM单元包括:第一反相器,包括:第一p型晶体管(PU);和第一n型晶体管(PD),第一PU与第一PD串联连接;第二反相器,与第一反相器交叉连接,包括:第二PU;和第二PD,第二PU与第二PD串联连接;第一传输门晶体管,第一传输门晶体管连接在第一反相器与第一位线之间;以及第二传输门晶体管,第二传输门晶体管连接在第二反相器与第二位线之间。
其中,第一PU、第一PD、第二PU、第二PD、第一传输门晶体管和第二传输门晶体管是由FinFET形成的。
其中,第一PU和第二PU是由单个FinFET形成的;以及第一PD、第二PD、第一传输门晶体管和第二传输门晶体管是由多个FinFET形成的。
该装置进一步包括:第三VSS线,形成在第三互连层中,其中:第三VSS线电连接至第一VSS线和第二VSS线;以及第三VSS线被相邻的单元共用。
该装置进一步包括:第二电源线,形成在第三互连层中,其中:第二电源线电连接至第一电源线;以及第二电源线被相邻的单元共用。
该装置进一步包括:第三VSS线,形成在第三互连层中,其中:第三VSS线电连接至第一VSS线和第二VSS线;以及第二电源线,形成在第三互连层中,其中:第二电源线电连接至第一电源线,其中,第三VSS线和第二电源线平行形成并且以交替的方式设置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210244358.X/2.html,转载请声明来源钻瓜专利网。