[发明专利]一种延迟信号产生电路有效
申请号: | 201010144802.1 | 申请日: | 2010-04-06 |
公开(公告)号: | CN102215037A | 公开(公告)日: | 2011-10-12 |
发明(设计)人: | 冷永春;高展;胡胜发 | 申请(专利权)人: | 安凯(广州)微电子技术有限公司 |
主分类号: | H03K17/28 | 分类号: | H03K17/28 |
代理公司: | 深圳市顺天达专利商标代理有限公司 44217 | 代理人: | 易钊 |
地址: | 510663 广东省广州市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 延迟 信号 产生 电路 | ||
1.一种延迟信号产生电路,分别与输出时钟脉冲的时钟源和至少一个信号源相连,其特征在于,该延迟信号产生电路包括比较电路、时钟开关电路和与所述至少一个信号源相对应的至少一个D触发器,其中,比较电路包含与所述至少一个D触发器相对应的至少一对输入端,每对输入端的第一输入端与该对输入端所对应的D触发器所对应的信号源相连,第二输入端与该对输入端所对应的D触发器的输出端相连,比较电路的输出端与时钟开关电路的控制端相连,时钟开关电路的输入端与时钟源相连,输出端与每个D触发器的时钟端相连,每个D触发器的数据端与该触发器所对应的信号源相连,其中,比较电路在其各对输入端的第一输入端电平均与第二输入端电平相等时,输出无效电平,否则输出有效电平;时钟开关电路在其控制端为有效电平时,在其输出端输出所述时钟脉冲,在其控制端为无效电平时,在其输出端输出恒定电平。
2.根据权利要求1所述的延迟信号产生电路,其特征在于,所述恒定电平为恒定的高电平。
3.根据权利要求1所述的延迟信号产生电路,其特征在于,所述恒定电平为恒定的低电平。
4.根据权利要求1所述的延迟信号产生电路,其特征在于,所述有效电平为高电平,所述无效电平为低电平。
5.根据权利要求1所述的延迟信号产生电路,其特征在于,所述有效电平为低电平,所述无效电平为高电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安凯(广州)微电子技术有限公司,未经安凯(广州)微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201010144802.1/1.html,转载请声明来源钻瓜专利网。