[发明专利]I/O单元及集成电路芯片无效
| 申请号: | 200910198462.8 | 申请日: | 2009-11-04 |
| 公开(公告)号: | CN102054523A | 公开(公告)日: | 2011-05-11 |
| 发明(设计)人: | 单毅;何军 | 申请(专利权)人: | 上海宏力半导体制造有限公司 |
| 主分类号: | G11C7/24 | 分类号: | G11C7/24 |
| 代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 李丽 |
| 地址: | 201203 上海市浦*** | 国省代码: | 上海;31 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 单元 集成电路 芯片 | ||
1.一种I/O单元,其特征在于,包括:横向分布的N型静电放电保护电路、P型静电放电保护电路、焊盘以及I/O逻辑电路,其中N型静电放电保护电路和P型静电放电保护电路由焊盘隔离,N型静电放电保护电路与接地线相连,P型静电放电保护电路与电源线相连。
2.如权利要求1所述的I/O单元,其特征在于,所述接地线包括第一接地线和第二接地线,所述第一接地线和第二接地线垂直相连,所述第一接地线和N型静电放电保护电路相连。
3.如权利要求2所述的I/O单元,其特征在于,所述第一接地线覆盖N型静电放电保护电路。
4.如权利要求2所述的I/O单元,其特征在于,所述电源线包括第一电源线和第二电源线,所述第一电源线和第二电源线垂直相连,所述第一电源线和P型静电放电保护电路相连。
5.如权利要求4所述的I/O单元,其特征在于,所述第一电源线覆盖P型静电放电保护电路。
6.一种包括权利要求1至5任一项所述的I/O单元的集成电路芯片,其中,各相邻I/O单元中相邻部分为同类型电路。
7.一种包括权利要求4所述的I/O单元的集成电路芯片,其中,各相邻I/O单元中的第二接地线、第二电源线各自相连。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海宏力半导体制造有限公司,未经上海宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200910198462.8/1.html,转载请声明来源钻瓜专利网。





