[发明专利]存储器系统无效
申请号: | 200880006501.3 | 申请日: | 2008-09-22 |
公开(公告)号: | CN101641680A | 公开(公告)日: | 2010-02-03 |
发明(设计)人: | 矢野纯二;松崎秀则;初田幸辅 | 申请(专利权)人: | 株式会社东芝 |
主分类号: | G06F12/08 | 分类号: | G06F12/08;G06F12/00;G06F3/06;G06F12/02;G06F3/08;G11C16/02 |
代理公司: | 北京市中咨律师事务所 | 代理人: | 杨晓光;周良玉 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 系统 | ||
1.一种存储器系统,包括:
作为高速缓冲存储器的第一存储区,其包括在易失性半导体存储器中;
第二存储区和第三存储区,其包括在非易失性半导体存储器中,在所述第二存储区和所述第三存储区中,通过页单位执行数据读取和写入,且通过块单位执行数据擦除,所述块单位的大小为所述页单位的大小的两倍或更大的自然数倍;
第一输入缓冲器,其包括在所述非易失性半导体存储器中,配置用于在所述第一存储区与所述第二存储区之间进行缓冲;
第二输入缓冲器,其包括在所述非易失性半导体存储器中,配置用于在所述第一存储区与所述第三存储区之间进行缓冲;
保存缓冲器,其存储容量等于或大于所述第一存储区的存储容量;以及
控制器,其通过与一个或多个块相关联的逻辑块单位将所述非易失性半导体存储器的存储区分配给所述第二存储区和所述第三存储区以及所述第一输入缓冲器和所述第二输入缓冲器,其中
所述控制器执行:
第一处理,其用于以扇区单位将多个数据写入所述第一存储区中;
第二处理,其用于以第一管理单位将存储在所述第一存储区中的数据清理至所述第一输入缓冲器,所述第一管理单位的大小为所述扇区单位的两倍或更大的自然数倍;
第三处理,其用于以第二管理单位将存储在所述第一存储区中的数据清理至所述第二输入缓冲器,所述第二管理单位的大小为所述第一管理单位的两倍或更大的自然数倍;
第四处理,其用于将所述第一输入缓冲器中所有页都被写入的逻辑块重新定位至所述第二存储区;
第五处理,其用于将所述第二输入缓冲器中所有页都被写入的逻辑块重新定位至所述第三存储区;
第六处理,其用于以所述第二管理单位将存储在所述第二存储区中的多个数据清理至所述第二输入缓冲器;以及
第七处理,其用于将写入在所述第一存储区中的所有有效数据写入所述保存缓冲器中,并且
当接收到要求所述第二处理和所述第三处理中的至少一个的写入请求时,以及当判断正执行的包括所述第四处理至所述第六处理的输入缓冲器清理处理超过预定时间时,挂起所述输入缓冲器清理处理,并且执行包括所述第七处理的旁路处理。
2.根据权利要求1的存储器系统,其中当分配给所述第二存储区的逻辑块的数目超过容许度时,所述控制器执行所述第六处理。
3.根据权利要求1的存储器系统,其中所述控制器将所述第一输入缓冲器的逻辑块的一部分作为不是所述第二处理的写入对象的所述保存缓冲器来进行管理。
4.根据权利要求3的存储器系统,其中所述控制器通过所述第一管理单位管理所述第一存储区和所述保存缓冲器。
5.根据权利要求4的存储器系统,其中在所述旁路处理中,所述控制器执行第十二处理,所述第十二处理用于在执行所述第七处理之后通过所述逻辑块的重新定位而将所述第二输入缓冲器中的所有有效数据移动至所述第三存储区。
6.根据权利要求5的存储器系统,其中在所述旁路处理中,所述控制器执行第十三处理,所述第十三处理用于在执行所述第十二处理之后开始所述写入请求的处理,且通过所述第一存储区将输入数据写入所述第二输入缓冲器中。
7.根据权利要求6的存储器系统,其中在所述旁路处理中,所述控制器在执行所述第十三处理之后重新开始所述输入缓冲器清理处理。
8.根据权利要求1的存储器系统,其中当所述第一存储区中的所述数据所属于的所述第二管理单位中的数据的数目超过规定值时,所述控制器执行所述第二处理和所述第三处理中的至少一者。
9.根据权利要求1的存储器系统,其中所述易失性半导体存储器为DRAM,且所述非易失性半导体存储器为NAND型闪速存储器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝,未经株式会社东芝许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200880006501.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种控制酸、碱流量的装置
- 下一篇:全自动过滤器