[发明专利]存储器架构及其组态方法无效
| 申请号: | 200810002606.3 | 申请日: | 2008-01-10 |
| 公开(公告)号: | CN101483069A | 公开(公告)日: | 2009-07-15 |
| 发明(设计)人: | 庄怡贤 | 申请(专利权)人: | 华邦电子股份有限公司 |
| 主分类号: | G11C29/04 | 分类号: | G11C29/04;G11C16/06 |
| 代理公司: | 北京三友知识产权代理有限公司 | 代理人: | 任默闻 |
| 地址: | 台湾省新竹*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 存储器 架构 及其 组态 方法 | ||
1.一种存储器的组态方法,适用于具有至少一储存区块的一存储器,其中,所述存储器的每一读取单位内可储存多个数据,所述方法包括:
提供对应每一所述数据的一错误更正码;以及
在写入所述存储器时,令每一所述错误更正码邻接于对应的所述数据。
2.根据权利要求1所述的存储器的组态方法,其特征在于,每一所述数据的大小符合一第一预设值。
3.根据权利要求1所述的存储器的组态方法,其特征在于,提供对应每一所述数据的所述错误更正码的步骤包括:
对每一所述数据进行一特定运算,以产生大小符合一第二预设值的所述错误更正码。
4.根据权利要求1所述的存储器的组态方法,其特征在于,还包括:
在所述存储器中记录每一所述储存区块的一逻辑地址与一实体地址之间的对应关系。
5.根据权利要求1所述的存储器的组态方法,其特征在于,还包括:
提供对应所述储存区块其中之一的一第一逻辑地址;
提供特定的所述储存区块的一实体地址,其中对应特定的所述储存区块的一第二逻辑地址邻接于所述第一逻辑地址;以及
在所述存储器中记录所述实体地址。
6.根据权利要求1所述的存储器的组态方法,其特征在于,还包括:
在连续读取两笔数据时,判断储存第二笔数据的所述储存区块的一第二逻辑地址是否邻接于储存第一笔数据的所述储存区块的一第一逻辑地址;以及
若所述第二逻辑地址邻接于所述第一逻辑地址,提供记录在所述存储器中的一实体地址,其中所述实体地址对应于所述第二逻辑地址。
7.根据权利要求1所述的存储器的组态方法,其特征在于,还包括:
提供对应每一所述读取单位的一预设字节编号;以及
在储存所述数据至所述读取单位其中之一时,若储存所述数据的地址包括所述预设字节编号,则将所述数据划分并分开储存,以保留对应所述预设字节编号的地址来储存对所述读取单位的一损坏检测结果。
8.根据权利要求1所述的存储器的组态方法,其特征在于,所述存储器包括与非门快闪存储器。
9.一种存储器架构,其特征在于,包括:
至少一储存区块,其中每一所述储存区块的每一读取单位内包括多个数据储存单元,且每一所述数据储存单元包括:
一数据储存区,用以储存一数据;以及
一侦错码储存区,邻接于所述数据储存区,用以储存对应所述数据的一错误更正码。
10.根据权利要求9所述的存储器架构,其特征在于,所述数据储存区的大小符合一第一预设值。
11.根据权利要求9所述的存储器架构,其特征在于,所述侦错码储存区的大小符合一第二预设值,且所述错误更正码为对应的所述数据经过一特定运算后所产生的结果。
12.根据权利要求9所述的存储器架构,其特征在于,还包括:
一地址对应表区块,用以记录每一所述储存区块的一逻辑地址与一实体地址之间的对应关系。
13.根据权利要求9所述的存储器架构,其特征在于,每一所述储存区块还包括:
一地址储存单元,用以记录特定的所述储存区块的一实体地址,其中特定的所述储存区块的一第二逻辑地址邻接于所述储存区块的一第一逻辑地址。
14.根据权利要求9所述的存储器架构,其特征在于,每一所述读取单位包括:
一损坏标记区,其中所述损坏标记区的地址符合一预设字节编号,用以储存所述读取单位的一损坏检测结果。
15.根据权利要求9所述的存储器架构,其特征在于,所述存储器包括一与非门闪存。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华邦电子股份有限公司,未经华邦电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/200810002606.3/1.html,转载请声明来源钻瓜专利网。





